虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

不带屏蔽千兆网口<b>RJ45</b>

  • ASR M08-B资料

    ASR M08-B设置软件 V3.2  arduino 2560+ASRM08-B测试程序  arduino UNO+ASRM08-B测试程序语音控制台灯电路图及C51源码(不带校验码) 继电器模块设置。   ASR M08-B是一款语音识别模块。首先对模块添加一些关键字,对着该模块说出关键字,串口会返回三位的数,如果是返回特定的三位数字,还会引起ASR M08-B的相关引脚电平的变化。【测试】①打开“ASR M08-B设置软件 V3.2.exe”。②选择“串口号”、“打开串口”、点选“十六进制显示”。③将USB转串口模块连接到语音识别模块上。接线方法如下:语音模块TXD --> USB模块RXD语音模块RXD --> USB模块TXD语音模块GND --> USB模块GND语音模块3V3 --> USB模块3V3(此端为3.3V电源供电端。)④将模块的开关拨到“A”端,最好再按一次上面的大按钮(按一次即可,为了确保模块工作在正确的模式)。⑤对着模块说“开灯”、“关灯”模块会返回“0B”、“0A”,表示正常(注意:0B对应返回值010,0B对应返回值010,返回是16进制显示的嘛,设置的时候是10进制设置的)。

    标签: ASR M08-B

    上传时间: 2022-07-06

    上传用户:aben

  • 高速永磁无刷直流电机转子涡流损耗的研究.rar

    高速电机由于转速高、体积小、功率密度高,在涡轮发电机、涡轮增压器、高速加工中心、飞轮储能、电动工具、空气压缩机、分子泵等许多领域得到了广泛的应用。永磁无刷直流电机由于效率高、气隙大、转子结构简单,因此特别适合高速运行。高速永磁无刷直流电机是目前国内外研究的热点,其主要问题在于:(1)转子机械强度和转子动力学;(2)转子损耗和温升。本文针对高速永磁无刷直流电机主要问题之一的转子涡流损耗进行了深入分析。转子涡流损耗是由定子电流的时间和空间谐波以及定子槽开口引起的气隙磁导变化所产生的。首先通过优化定子结构、槽开口和气隙长度的大小来降低电流空间谐波和气隙磁导变化所产生的转子涡流损耗;通过合理地增加绕组电感以及采用铜屏蔽环的方法来减小电流时间谐波引起的转子涡流损耗。其次对转子充磁方式和转子动力学进行了分析。最后制作了高速永磁无刷直流电机样机和控制系统,进行了空载和负载实验研究。论文主要工作包括: 一、采用解析计算和有限元仿真的方法研究了不同的定子结构、槽开口大小、以及气隙长度对高速永磁无刷直流电机转子涡流损耗的影响。对于2极3槽集中绕组、2极6槽分布叠绕组和2极6槽集中绕组的三台电机的定子结构进行了对比,利用傅里叶变换,得到了分布于定子槽开口处的等效电流片的空间谐波分量,然后采用计及转子集肤深度和涡流磁场影响的解析模型计算了转子涡流损耗,通过有限元仿真对解析计算结果加以验证。结果表明:3槽集中绕组结构的电机中含有2次、4次等偶数次空间谐波分量,该谐波分量在转子中产生大量的涡流损耗。采用有限元仿真的方法研究了槽开口和气隙长度对转子涡流损耗的影响,在空载和负载状态下的研究结果均表明:随着槽开口的增加或者气隙长度的减小,转子损耗随之增加。因此从减小高速永磁无刷电机转子涡流损耗的角度考虑,2极6槽的定子结构优于2极3槽结构。 二、高速永磁无刷直流电机额定运行时的电流波形中含有大量的时间谐波分量,其中5次和7次时间谐波分量合成的电枢磁场以6倍转子角速度相对转子旋转,11次和13次时间谐波分量合成的电枢磁场以12倍转子角速度相对转子旋转,这些谐波分量与转子异步,在转子保护环、永磁体和转轴中产生大量的涡流损耗,是转子涡流损耗的主要部分。首先研究了永磁体分块对转子涡流损耗的影响,分析表明:永磁体的分块数和透入深度有关,对于本文设计的高速永磁无刷直流电机,当永磁体分块数大于12时,永磁体分块才能有效地减小永磁体中的涡流损耗;反之,永磁体分块会使永磁体中的涡流损耗增加。为了提高转子的机械强度,在永磁体表面通常包裹一层高强度的非磁性材料如钛合金或者碳素纤维等。分析了不同电导率的包裹材料对转子涡流损耗的影响。然后利用涡流磁场的屏蔽作用,在转子保护环和永磁体之间增加一层电导率高的铜环。有限元分析表明:尽管铜环中会产生涡流损耗,但正是由于铜环良好的导电性,其产生的涡流磁场抵消了气隙磁场的谐波分量,使永磁体、转轴以及保护环中的损耗显著下降,整体上降低了转子涡流损耗。分析了不同的铜环厚度对转子涡流损耗的影响,研究表明转子各部分的涡流损耗随着铜屏蔽环厚度的增加而减小,当铜环的厚度达到6次时间谐波的透入深度时,转子损耗减小到最小。 三、对于给定的电机尺寸,设计了两台电感值不同的高速永磁无刷直流电机,通过研究表明:电感越大,电流变化越平缓,电流的谐波分量越低,转子涡流损耗越小,因此通过合理地增加绕组电感能有效的降低转子涡流损耗。 四、研究了高速永磁无刷直流电机的电磁设计和转子动力学问题。对比分析了平行充磁和径向充磁对高速永磁无刷直流电机性能的影响,结果表明:平行充磁优于径向充磁。设计并制作了两种不同结构的转子:单端式轴承支撑结构和两端式轴承支撑结构。对两种结构进行了转子动力学分析,实验研究表明:由于转子设计不合理,单端式轴承支撑结构的转子转速达到40,000rpm以上时,保护环和定子齿部发生了摩擦,破坏了转子动平衡,导致电机运行失败,而两端式轴承支撑结构的转子成功运行到100,000rpm以上。 五、最后制作了平行充磁的高速永磁无刷直流电机样机和控制系统,进行了空载和负载实验研究。对比研究了PWM电流调制和铜屏蔽环对转子损耗的影响,研究表明:铜屏蔽环能有效的降低转子涡流损耗,使转子损耗减小到不加铜屏蔽环时的1/2;斩波控制会引入高频电流谐波分量,使得转子涡流损耗增加。通过计算绕组反电势系数的方法,得到了不同控制方式下带铜屏蔽环和不带铜屏蔽环转子永磁体温度。采用简化的暂态温度场有限元模型分析了转子温升,有限元分析和实验计算结果基本吻合,验证了铜屏蔽环的有效性。

    标签: 无刷直流 电机转子 涡流损耗

    上传时间: 2013-05-18

    上传用户:zl123!@#

  • 基于FPGA安全监控系统的数字视频处理.rar

    随着经济的发展,生活水平的逐步提高,购置房屋和车辆的人越来越多,但安全问题也给人们带来巨大的经济损失。与此同时,相应的安全防盗系统也应运而生。目前市场上,低端的方案是利用单片机和通讯单元相结合构成系统。这种系统虽然价格便宜,实现起来也相对简单,但是功能不够完善,不能实现正真的影、音、像图文全方位监控。而高端的方案则使用专用集成电路,虽然功能强大,但是价格昂贵,并且对于新的接口标准存在兼容性问题,而且也不易升级。 基于FPGA的安全监控系统,是FPGA和通讯单元相结合的产物。其核心FPGA可多次配置,灵活性强,在性能和价格中找到一个很好的平衡。其易于维护和升级,以满足市场上不断推陈出的新的接口标准。 整个系统将是对视频图像处理、图像加密技术、传感器、PIC总线通讯等诸多技术的整合。而本文将侧重于论述该系统中视频图像处理、控制接口和视频传送部分的内容。全文分为五个章节,第一章简要介绍了视频信号处理的原理和结构,对一些专业术语进行介绍,并展示了通用的视频处理过程。第二章针对监控系统的案例,对视频信号处理模块的解决方案进行论述,将实际的视频信号处理划分为转换、计算和传送三个子模块,并且分别进行功能介绍。第三章着重介绍视频转换和视频计算两大模块,对相应的接口配置和模块主要代码实现作了深入分析。第四章将论述视频处理中的重要课题:数字图像的压缩技术,并对相应的重要模块和关键步骤作实际建模分析。第五章将探讨视频传送的相关技术,介绍传统的Camera-Link标准和最新的千兆以太网传送标准,对可行性应用进行了比较。

    标签: FPGA 安全监控

    上传时间: 2013-07-17

    上传用户:xymbian

  • 采用FPGA实现基于ATCA架构的2.5Gbps串行背板接口

    当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多传统并行方法所无法提供的优点,包括:更少的器件引脚、更低的电路板空间要求、减少印刷电路板(PCB)层数、PCB布局布线更容易、接头更小、EMI更少,而且抵抗噪声的能力也更好。高速串行I/O技术正被越来越广泛地应用于各种系统设计中,包括PC、消费电子、海量存储、服务器、通信网络、工业计算和控制、测试设备等。迄今业界已经发展出了多种串行系统接口标准,如PCI Express、串行RapidIO、InfiniBand、千兆以太网、10G以太网XAUI、串行ATA等等。 Aurora协议是为私有上层协议或标准上层协议提供透明接口的串行互连协议,它允许任何数据分组通过Aurora协议封装并在芯片间、电路板间甚至机箱间传输。Aurora链路层协议在物理层采用千兆位串行技术,每物理通道的传输波特率可从622Mbps扩展到3.125Gbps。Aurora还可将1至16个物理通道绑定在一起形成一个虚拟链路。16个通道绑定而成的虚拟链路可提供50Gbps的传输波特率和最大40Gbps的全双工数据传输速率。Aurora可优化支持范围广泛的应用,如太位级路由器和交换机、远程接入交换机、HDTV广播系统、分布式服务器和存储子系统等需要极高数据传输速率的应用。 传统的标准背板如VME总线和CompactPCI总线都是采用并行总线方式。然而对带宽需求的不断增加使新兴的高速串行总线背板正在逐渐取代传统的并行总线背板。现在,高速串行背板速率普遍从622Mbps到3.125Gbps,甚至超过10Gbps。AdvancedTCA(先进电信计算架构)正是在这种背景下作为新一代的标准背板平台被提出并得到快速的发展。它由PCI工业计算机制造商协会(PICMG)开发,其主要目的是定义一种开放的通信和计算架构,使它们能被方便而迅速地集成,满足高性能系统业务的要求。ATCA作为标准串行总线结构,支持高速互联、不同背板拓扑、高信号密度、标准机械与电气特性、足够步线长度等特性,满足当前和未来高系统带宽的要求。 采用FPGA设计高速串行接口将为设计带来巨大的灵活性和可扩展能力。Xilinx Virtex-IIPro系列FPGA芯片内置了最多24个RocketIO收发器,提供从622Mbps到3.125Gbps的数据速率并支持所有新兴的高速串行I/O接口标准。结合其强大的逻辑处理能力、丰富的IP核心支持和内置PowerPC处理器,为企业从并行连接向串行连接的过渡提供了一个理想的连接平台。 本文论述了采用Xilinx Virtex-IIPro FPGA设计传输速率为2.5Gbps的高速串行背板接口,该背板接口完全符合PICMG3.0规范。本文对串行高速通道技术的发展背景、现状及应用进行了简要的介绍和分析,详细分析了所涉及到的主要技术包括线路编解码、控制字符、逗点检测、扰码、时钟校正、通道绑定、预加重等。同时对AdvancedTCA规范以及Aurora链路层协议进行了分析, 并在此基础上给出了FPGA的设计方法。最后介绍了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT设计工具,可在标准ATCA机框内完成单通道速率为2.5Gbps的全网格互联。

    标签: FPGA ATCA Gbps 2.5

    上传时间: 2013-05-29

    上传用户:frank1234

  • 基于FPGA安全监控系统的数字视频处理

    随着经济的发展,生活水平的逐步提高,购置房屋和车辆的人越来越多,但安全问题也给人们带来巨大的经济损失。与此同时,相应的安全防盗系统也应运而生。目前市场上,低端的方案是利用单片机和通讯单元相结合构成系统。这种系统虽然价格便宜,实现起来也相对简单,但是功能不够完善,不能实现正真的影、音、像图文全方位监控。而高端的方案则使用专用集成电路,虽然功能强大,但是价格昂贵,并且对于新的接口标准存在兼容性问题,而且也不易升级。 基于FPGA的安全监控系统,是FPGA和通讯单元相结合的产物。其核心FPGA可多次配置,灵活性强,在性能和价格中找到一个很好的平衡。其易于维护和升级,以满足市场上不断推陈出的新的接口标准。 整个系统将是对视频图像处理、图像加密技术、传感器、PIC总线通讯等诸多技术的整合。而本文将侧重于论述该系统中视频图像处理、控制接口和视频传送部分的内容。全文分为五个章节,第一章简要介绍了视频信号处理的原理和结构,对一些专业术语进行介绍,并展示了通用的视频处理过程。第二章针对监控系统的案例,对视频信号处理模块的解决方案进行论述,将实际的视频信号处理划分为转换、计算和传送三个子模块,并且分别进行功能介绍。第三章着重介绍视频转换和视频计算两大模块,对相应的接口配置和模块主要代码实现作了深入分析。第四章将论述视频处理中的重要课题:数字图像的压缩技术,并对相应的重要模块和关键步骤作实际建模分析。第五章将探讨视频传送的相关技术,介绍传统的Camera-Link标准和最新的千兆以太网传送标准,对可行性应用进行了比较。

    标签: FPGA 安全监控 数字

    上传时间: 2013-04-24

    上传用户:hebmuljb

  • 中兴通讯硬件巨作:信号完整性基础知识

    中兴通讯硬件一部巨作-信号完整性 近年来,通讯技术、计算机技术的发展越来越快,高速数字电路在设计中的运用越来 越多,数字接入设备的交换能力已从百兆、千兆发展到几十千兆。高速数字电路设计对信 号完整性技术的需求越来越迫切。 在中、 大规模电子系统的设计中, 系统地综合运用信号完整性技术可以带来很多好处, 如缩短研发周期、降低产品成本、降低研发成本、提高产品性能、提高产品可靠性。 数字电路在具有逻辑电路功能的同时,也具有丰富的模拟特性,电路设计工程师需要 通过精确测定、或估算各种噪声的幅度及其时域变化,将电路抗干扰能力精确分配给各种 噪声,经过精心设计和权衡,控制总噪声不超过电路的抗干扰能力,保证产品性能的可靠 实现。 为了满足中兴上研一所的科研需要, 我们在去年和今年关于信号完整性技术合作的基 础上,克服时间紧、任务重的困难,编写了这份硬件设计培训系列教材的“信号完整性” 部分。由于我们的经验和知识所限,这部分教材肯定有不完善之处,欢迎广大读者和专家 批评指正。 本教材的对象是所内硬件设计工程师, 针对我所的实际情况, 选编了第一章——导论、 第二章——数字电路工作原理、第三章——传输线理论、第四章——直流供电系统设计, 相信会给大家带来益处。同时,也希望通过我们的不懈努力能消除大家在信号完整性方面 的烦脑。 在编写本教材的过程中,得到了沙国海、张亚东、沈煜、何广敏、钟建兔、刘辉、曹 俊等的指导和帮助,尤其在审稿时提出了很多建设性的意见,在此一并致谢!

    标签: 中兴通讯 硬件 信号完整性 基础知识

    上传时间: 2013-11-15

    上传用户:大三三

  • 磁芯电感器的谐波失真分析

    磁芯电感器的谐波失真分析 摘  要:简述了改进铁氧体软磁材料比损耗系数和磁滞常数ηB,从而降低总谐波失真THD的历史过程,分析了诸多因数对谐波测量的影响,提出了磁心性能的调控方向。 关键词:比损耗系数, 磁滞常数ηB ,直流偏置特性DC-Bias,总谐波失真THD  Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033   Abstract:    Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward.  Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD  近年来,变压器生产厂家和软磁铁氧体生产厂家,在电感器和变压器产品的总谐波失真指标控制上,进行了深入的探讨和广泛的合作,逐步弄清了一些似是而非的问题。从工艺技术上采取了不少有效措施,促进了质量问题的迅速解决。本文将就此热门话题作一些粗浅探讨。  一、 历史回顾 总谐波失真(Total harmonic distortion) ,简称THD,并不是什么新的概念,早在几十年前的载波通信技术中就已有严格要求<1>。1978年邮电部公布的标准YD/Z17-78“载波用铁氧体罐形磁心”中,规定了高μQ材料制作的无中心柱配对罐形磁心详细的测试电路和方法。如图一电路所示,利用LC组成的150KHz低通滤波器在高电平输入的情况下测量磁心产生的非线性失真。这种相对比较的实用方法,专用于无中心柱配对罐形磁心的谐波衰耗测试。 这种磁心主要用于载波电报、电话设备的遥测振荡器和线路放大器系统,其非线性失真有很严格的要求。  图中  ZD   —— QF867 型阻容式载频振荡器,输出阻抗 150Ω, Ld47 —— 47KHz 低通滤波器,阻抗 150Ω,阻带衰耗大于61dB,       Lg88 ——并联高低通滤波器,阻抗 150Ω,三次谐波衰耗大于61dB Ld88 ——并联高低通滤波器,阻抗 150Ω,三次谐波衰耗大于61dB FD   —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次谐波衰耗b3(0)≥91 dB, DP  —— Qp373 选频电平表,输入高阻抗, L ——被测无心罐形磁心及线圈, C  ——聚苯乙烯薄膜电容器CMO-100V-707APF±0.5%,二只。 测量时,所配用线圈应用丝包铜电磁线SQJ9×0.12(JB661-75)在直径为16.1mm的线架上绕制 120 匝, (线架为一格) , 其空心电感值为 318μH(误差1%) 被测磁心配对安装好后,先调节振荡器频率为 36.6~40KHz,  使输出电平值为+17.4 dB, 即选频表在 22′端子测得的主波电平 (P2)为+17.4 dB,然后在33′端子处测得输出的三次谐波电平(P3), 则三次谐波衰耗值为:b3(+2)= P2+S+ P3 式中:S 为放大器增益dB 从以往的资料引证, 就可以发现谐波失真的测量是一项很精细的工作,其中测量系统的高、低通滤波器,信号源和放大器本身的三次谐波衰耗控制很严,阻抗必须匹配,薄膜电容器的非线性也有相应要求。滤波器的电感全由不带任何磁介质的大空心线圈绕成,以保证本身的“洁净” ,不至于造成对磁心分选的误判。 为了满足多路通信整机的小型化和稳定性要求, 必须生产低损耗高稳定磁心。上世纪 70 年代初,1409 所和四机部、邮电部各厂,从工艺上改变了推板空气窑烧结,出窑后经真空罐冷却的落后方式,改用真空炉,并控制烧结、冷却气氛。技术上采用共沉淀法攻关试制出了μQ乘积 60 万和 100 万的低损耗高稳定材料,在此基础上,还实现了高μ7000~10000材料的突破,从而大大缩短了与国外企业的技术差异。当时正处于通信技术由FDM(频率划分调制)向PCM(脉冲编码调制) 转换时期, 日本人明石雅夫发表了μQ乘积125 万为 0.8×10 ,100KHz)的超优铁氧体材料<3>,其磁滞系数降为优铁

    标签: 磁芯 电感器 谐波失真

    上传时间: 2014-12-24

    上传用户:7891

  • 传输线理论

    目录  第一章           传输线理论 一 传输线原理 二 微带传输线 三 微带传输线之不连续分析 第二章           被动组件之电感设计与分析 一 电感原理 二 电感结构与分析 三 电感设计与模拟 电感分析与量测

    标签: 传输线

    上传时间: 2013-12-12

    上传用户:浩子GG

  • TMS-S231-512G

    致力于提供高速信号处理解决方案的北京拓目科技有限公司(Beijing Topmoo Tech Co. Ltd)在2011年推出基于FLASH阵列存储的高端固态存储产品TMS-F231-160G之后,近日宣布推出其入门级固态存储产品TMS-S231-512G。 在容量选择上,TMS-F231-160G可以通过更换PIN2PIN的FLASH芯片而达到扩容目的,但是SLC FLASH成本高居不下,在目前高速发展的工业相机领域,难以推广普及。为了推动高速工业相机存储市场的发展,拓目科技发布了基于SATA接口的SSD盘存储系统TMS-S231-512G,随着消费电子的发展,SSD的单盘容量不断的扩大,价格不断的降低,必然能使TMS-S231-512G得到广泛的应用。 “TMS-S231-512G是一款专门针对航空拍摄、工业照相、汽车碰撞实验等需要高速图像采集、存储的场合而开发的固态存储设备”拓目科技产品经理Lemon Chan介绍道,“该产品的单盘存储容量最高可达512GB,单盘存储带宽则最高可达250MB/s,在该带宽支持条件下,TMS-S231-512G最高能支持1280x1024@200fps的连续拍照模式,几乎适用于所有需要高速图像采集的场合”。 “目前,Camera Link接口在航空相机、工业相机等领域得到广泛应用。与此同时,TMS-S231-512G板载两个SFP光纤接口,最高可支持5Gbps的有效数据吞吐率。”拓目科技研发总监Steven Wu介绍道,“除了硬件板卡以外,拓目科技还提供一整套完整的客户端解决方案,以方便客户能够轻易地对设备进行管控,同时方便客户对记录下来的数据进行预览、下载等操作”。 “与国外同类产品相比,TMS-S231-512G除了大容量、高带宽等优点以外,另一大优势在于其极强的可定制性。TMS-S231-512G从硬件设计到软件开发,所有的核心技术都由拓目科技研发团队自主开发,相比于国外同类产品,拓目科技无论在产品的可定制性还是售后技术支持方面,都具有较大的优势”Steven Wu补充道。 同时,该款产品所有器件均采用工业级宽温芯片,温度、振动等环境适应性试验均已顺利通过,能最大程度地保证产品在恶劣环境下的可靠性。 TMS-S231系列产品特点 1, 采用业界领先的掉电保护技术,令您的数据安全无忧 2, 性能卓越,拥有单盘高达250MB/s的写带宽 3, 单盘64GB~512GB大容量可选,存储容量大小也可以根据用户需求定制 4, 支持Camera Link视频输入接口 5, 支持DVI显示接口 6, 支持SFP光纤接口 7, 支持2个SSD盘 8, 支持1个千兆以太网口 9, 满足各种恶劣环境应用要求,能在高温度、多灰尘、高海拔、强振动等应用场合下正常使用 TMS-S231采用12V电源适配器供电,功耗小于10W,TMS-S231集成度非常高,产品体积仅为260mm x 180mm x 45mm,如上图所示。TMS-S231现已进入大批量生产阶段并随时接受客户试用申请与订货。

    标签: TMS-S 231 512

    上传时间: 2013-11-12

    上传用户:a155166

  • 中兴通讯硬件巨作:信号完整性基础知识

    中兴通讯硬件一部巨作-信号完整性 近年来,通讯技术、计算机技术的发展越来越快,高速数字电路在设计中的运用越来 越多,数字接入设备的交换能力已从百兆、千兆发展到几十千兆。高速数字电路设计对信 号完整性技术的需求越来越迫切。 在中、 大规模电子系统的设计中, 系统地综合运用信号完整性技术可以带来很多好处, 如缩短研发周期、降低产品成本、降低研发成本、提高产品性能、提高产品可靠性。 数字电路在具有逻辑电路功能的同时,也具有丰富的模拟特性,电路设计工程师需要 通过精确测定、或估算各种噪声的幅度及其时域变化,将电路抗干扰能力精确分配给各种 噪声,经过精心设计和权衡,控制总噪声不超过电路的抗干扰能力,保证产品性能的可靠 实现。 为了满足中兴上研一所的科研需要, 我们在去年和今年关于信号完整性技术合作的基 础上,克服时间紧、任务重的困难,编写了这份硬件设计培训系列教材的“信号完整性” 部分。由于我们的经验和知识所限,这部分教材肯定有不完善之处,欢迎广大读者和专家 批评指正。 本教材的对象是所内硬件设计工程师, 针对我所的实际情况, 选编了第一章——导论、 第二章——数字电路工作原理、第三章——传输线理论、第四章——直流供电系统设计, 相信会给大家带来益处。同时,也希望通过我们的不懈努力能消除大家在信号完整性方面 的烦脑。 在编写本教材的过程中,得到了沙国海、张亚东、沈煜、何广敏、钟建兔、刘辉、曹 俊等的指导和帮助,尤其在审稿时提出了很多建设性的意见,在此一并致谢!

    标签: 中兴通讯 硬件 信号完整性 基础知识

    上传时间: 2013-11-03

    上传用户:奇奇奔奔