这是一个用VHDL语言写的数码管程序.有用着
上传时间: 2015-12-16
上传用户:tuilp1a
基于fpga和sopc的用VHDL语言编写的EDA7段数码显示译码器
上传时间: 2014-03-08
上传用户:bjgaofei
基于fpga和sopc的用VHDL语言编写的EDA8段数码显示译码器
上传时间: 2013-11-27
上传用户:chfanjiang
7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。例6-1作为7段BCD码译码器的设计,输出信号LED7S的7位分别接如图6-1数码管的7个段,高位在左,低位在右。例如当LED7S输出为 "1101101" 时,数码管的7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1,接有高电平的段发亮,于是数码管显示“5”。
上传时间: 2014-01-08
上传用户:wff
利用74ls164控制数码管的vhdl程序,采用A与时钟两个信号共同控制,
上传时间: 2013-12-22
上传用户:wcl168881111111
P0端口接动态数码管的字形码笔段,P2端口接动态数码管的数位选择端,P1.7接一个开关,当开关接高电平时,显示“12345”字样;当开关接低电平时,显示“HELLO”字样。
上传时间: 2014-12-07
上传用户:xiaohuanhuan
[VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--内部三态总线][8--含清零和同步时钟使能的4位加法计数器][9--数控分频器][10--4位十进制频率计][11--译码扫描显示电路][12--用状态机实现序列检测器的设计][13--用状态机对ADC0832电路控制实现SIN函数发生器][14--用状态机实现ADC0809的采样电路设计][15--DMA方式A/D采样控制电路设计][16--硬件电子琴][17--乐曲自动演奏][18--秒表][19--移位相加8位硬件乘法器][20--VGA图像显示控制器(彩条)][21--VGA图像显示控制器][22--等精度频率计][23--模拟波形发生器][24--模拟示波器][25--通用异步收发器(UART)][26--8位CPU设计(COP2000)]
上传时间: 2014-09-06
上传用户:han_zh
89C51的7段数码显示管的源程序·!!!!1
上传时间: 2016-05-29
上传用户:Late_Li
动态数码显示技术 P0端口接动态数码管的字形码笔段,P2端口接动态数码管的数位选择端,P1.7接一个开关,当开关接高电平时,显示“12345”字样;当开关接低电平时,显示“HELLO”字样。
上传时间: 2014-03-08
上传用户:songrui
三个数码管7段显示编码程序,共阳公阴能够自动编码
上传时间: 2014-01-16
上传用户:lanjisu111