高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。
关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
资源简介:高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16...
上传时间: 2013-11-03
上传用户:王小奇
资源简介:高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16...
上传时间: 2013-11-17
上传用户:hxy200501
资源简介:该文档为基于FPGA的多路高速串口设计与实现总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-12-10
上传用户:20125101110
资源简介:随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送...
上传时间: 2013-07-16
上传用户:asdkin
资源简介: 摘 要:研究一种基于FPGA的多路视频合成系统。系统接收16路ITU656格式的视频数据,按照画面分割的要求对视频数据流进行有效抽取和帧合成处理,经过视频编码芯片转换成模拟信号输出到显示器,以全屏或多窗口模式显示多路视频画面。系统利用FPGA的高速并行...
上传时间: 2014-12-05
上传用户:jiangfire
资源简介: 摘 要:研究一种基于FPGA的多路视频合成系统。系统接收16路ITU656格式的视频数据,按照画面分割的要求对视频数据流进行有效抽取和帧合成处理,经过视频编码芯片转换成模拟信号输出到显示器,以全屏或多窗口模式显示多路视频画面。系统利用FPGA的高速并行...
上传时间: 2013-11-21
上传用户:pei5
资源简介:基于FPGA的线型CCD高速驱动采集一控制板设计摘要:线型CCD图像传感器在工业检测、图像测量和机器视觉等方面有着广泛的应用。本文针对CCD测量应用系统中的前端处理、驱动控制和信号采集,设计制作了一款基于FPGA的高速驱动采集 体化控制板。该控制板选用了Alte...
上传时间: 2022-06-22
上传用户:
资源简介:在团簇与激光相互作用的研究中和在团簇与加速器离子束的碰撞研究中,需要对加速器束流或者激光束进行脉冲化与时序同步,同时用于测量作用产物的探测系统如飞行时间谱仪(TOF)等要求各加速电场的控制具有一定的时序匹配。在整个实验中,需要用到符合要求的多路...
上传时间: 2013-06-15
上传用户:ZJX5201314
资源简介:介绍了一种基于FPGA的多轴控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外围电路组成,用于同时控制多路电机的运动。利用Verilog HDL 硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码器反馈信号的辨向...
上传时间: 2014-12-28
上传用户:molo
资源简介:随着通信技术的发展,视频传输系统因具有方便、实时、准确等特点已成为现代工业管理、安全防范、城市交通中必不可少的重要部分。而光纤传输以大容量、保密性能好、抗干扰能力强、传输距离等优点越来越受人们的关注。本论文以FPGA为核心芯片,结合数字化技术和...
上传时间: 2013-06-05
上传用户:zxh1986123
资源简介:当前,随着电子技术的飞速发展,智能化系统中需要传输的数据量日益增大,要求数据传送的速度也越来越快,传统的数据传输方式已无法满足目前的要求。在此前提下,采用高速数据传输技术成为必然,DMA(直接存储器访问)技术就是较理想的解决方案之一,能够满足信...
上传时间: 2013-05-16
上传用户:希酱大魔王
资源简介:介绍了一种基于FPGA的多轴控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外围电路组成,用于同时控制多路电机的运动。利用Verilog HDL 硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码器反馈信号的辨向...
上传时间: 2013-10-13
上传用户:lchjng
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
资源简介:提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根\r\n升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的\r\nFIR滤波器性能、资源占用进行了分析。
上传时间: 2013-08-31
上传用户:小火车啦啦啦
资源简介:介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控...
上传时间: 2014-07-27
上传用户:llandlu
资源简介:介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控...
上传时间: 2015-10-24
上传用户:偷心的海盗
资源简介:基于AT89C2051的多路舵机控制方案设计
上传时间: 2013-12-07
上传用户:zukfu
资源简介:提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根 升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的 FIR滤波器性能、资源占用进行了分析。
上传时间: 2015-11-19
上传用户:jkhjkh1982
资源简介:基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。
上传时间: 2016-03-10
上传用户:cc1915
资源简介:这是一个关于基于CPLD的多路SPWM控制器的研制的论文,请大家多多下载,顶起来
上传时间: 2014-01-11
上传用户:lixinxiang
资源简介:基于FPGA的多波形发生器(编程环境QuartusII6.0)
上传时间: 2014-11-17
上传用户:xmsmh
资源简介:基于ATmega8的多路任意波形信号发生器的研制.pdf
上传时间: 2016-06-04
上传用户:lanjisu111
资源简介:本论文是基于FPGA的多功能信号发生器,其中包括了整个设计流程
上传时间: 2016-06-14
上传用户:日光微澜
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2016-09-06
上传用户:1583060504
资源简介:基于FPGA的多功能电子时钟的设计很经典的哦
上传时间: 2016-09-24
上传用户:zhaoq123
资源简介:基于FPGA的多波形发生器 基于FPGA的多波形发生器
上传时间: 2016-10-18
上传用户:erkuizhang
资源简介:基于FPGA的多功能电子钟的设计非常使用希望对大家有帮助啊
上传时间: 2016-11-03
上传用户:源码3
资源简介:基于FPGA的双路可移相任意波形发生器 Altera中国大学生电子设计文章竞赛获奖作品刊登
上传时间: 2013-12-24
上传用户:xjz632
资源简介:基于CPLD的多路数字开关电路的设计源程序
上传时间: 2014-01-07
上传用户:caixiaoxu26
资源简介:该文档为基于FPGA的多功能电子琴设计与实现简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-11-19
上传用户:XuVshu