微电子技术的发展趋势是片上系统(SoC),也就是在一块芯片上实现整个系统,包括模拟部分和数字部分。作为IC产业中重要的一个分支, 可编程逻辑器件(PLD)也在努力向这个方向发展。无论是Xilinx还是
资源简介:PLD内部锁相环,解决方案,方法介绍,设计思想.
上传时间: 2014-01-15
上传用户:Thuan
资源简介:使用VHDL实现锁相环,是个学习VHDL的好例子,与众分享
上传时间: 2015-07-15
上传用户:wab1981
资源简介:一篇简单易懂的关于数字锁相环概念原理设计的经典文章
上传时间: 2014-01-04
上传用户:hasan2015
资源简介:基于单片机控制锁相环的程序设计,采用AT89S52编程控制LMX2326
上传时间: 2016-02-03
上传用户:龙飞艇
资源简介:锁相技术相关专辑 38册 209M锁相环(PLL)电路设计与应用.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:锁相技术相关专辑 38册 209M图解 锁相环(PLL)电路设计与应用 远坂 295页 25.2M 清晰书签版.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声...
上传时间: 2013-12-16
上传用户:萍水相逢
资源简介:数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明...
上传时间: 2013-11-15
上传用户:yjj631
资源简介:数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明...
上传时间: 2013-10-22
上传用户:emhx1990
资源简介:在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时...
上传时间: 2013-07-06
上传用户:LouieWu
资源简介:使用改进的COSTAS环实现锁相环(PLL),应用于高动态的数字化接收系统
上传时间: 2014-01-05
上传用户:Andy123456
资源简介:系统地分析锁相环相位噪声
上传时间: 2013-05-24
上传用户:eeworm
资源简介:系统地分析锁相环相位噪声
上传时间: 2013-04-15
上传用户:eeworm
资源简介:专辑类-数字处理及显示技术专辑-106册-9138M 系统地分析锁相环相位噪声-386页-5.8M.pdf
上传时间: 2013-06-21
上传用户:qw12
资源简介: PIC16C54C为8位单片机,指令字长12位,全部指令都是单字节指令,系统为哈佛结构,数据总线和程序总线各自独立分开,数据总线宽度为8位,程序总线宽度为12位,内部程序存储器为512×12位,内部数据寄存器为32×8位。 PIC16C54C有12根双向可独立编程I...
上传时间: 2013-12-23
上传用户:dianxin61
资源简介:关于数字锁相环的使用,结合FM,AM的使用来说明
上传时间: 2013-12-29
上传用户:虫虫虫虫虫虫
资源简介:为了测量 DVD的Jitter ,需要知道刻录时钟。针对 DVD 特殊的数据格式 NRZI,提出一个专用的时钟恢复系 统 ,用于从读出的 RF信号中恢复写时钟。这个系统采用基于锁相环的双环结构。介绍系统结构、各个模块的构成原理、数 学模型 ,并结合 Simulink 给出仿真结果...
上传时间: 2015-10-13
上传用户:1079836864
资源简介:介绍了如何使用数字锁相环,如何用VHDL实现数字锁相环
上传时间: 2013-12-29
上传用户:huql11633
资源简介:锁相环在通信中使用非常普遍,此代码用matlab编写,经过测试通过,锁相环仿真(源程序与仿真结果)
上传时间: 2015-12-27
上传用户:yzy6007
资源简介:使用virlog语言编写的一个 锁相环的程序。可直接在cpld中应用。
上传时间: 2013-12-24
上传用户:GHF
资源简介:针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的 新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利 用仿真波形验证该设计的合理性和有效性。整...
上传时间: 2014-01-11
上传用户:AbuGe
资源简介:FPGA弹弓无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术
上传时间: 2016-05-29
上传用户:youmo81
资源简介:分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先...
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
资源简介:X28xx功能单元使用.doc 例1、初始化锁相环及外设时钟函数 例2、.cmd格式文件举例 例3、定时器中断应用举例 例4、利用事件管理器输出多种频率的正弦信号输出例程 例5、SPI和DAC TLV 5617接口例程 例6、CAN总线消息发送例程 例7、使用FIFO缓冲发送...
上传时间: 2016-11-14
上传用户:hasan2015
资源简介:1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。
上传时间: 2016-11-26
上传用户:410805624
资源简介:小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频...
上传时间: 2017-01-04
上传用户:498732662
资源简介:数字鉴相器,数字锁相环频率合成系统FPGA的实现,很有借鉴价值
上传时间: 2017-01-08
上传用户:cursor
资源简介:使用VHDL语言进行数字锁相环的设计,pdf格式,可以打开
上传时间: 2014-11-01
上传用户:努力努力再努力
资源简介:使用VHDL语言进行设计DPLL(数字锁相环)的相关文件
上传时间: 2013-12-25
上传用户:Miyuki
资源简介:使用VHDL语言进行的数字锁相环的设计,里面有相关的文件,可以使用MUX+PLUS打开
上传时间: 2014-06-29
上传用户:lanhuaying