Turb0网格编码调制技术(TFCM)在数字通信系统中引起人们浓厚的兴趣,因为这种将编码和调制结合在一起考虑的新技术不仅有高的差错纠正能力,而且还具有很高的带宽利用率。它的整体结构很像Turboo码,但是它利用网格编码调制(包括多维网格编码调制)作为分量码。尽管如此,编码器还是要作一些改动,译码器也因为采用网格编码调制作为分量码而作出相应的调整,以便能够作迭代译码。译码器采用软输入软输出的基于符号的最大后验概率(MAP)或最大似然(ML)译码器作为分量码译码器。最大后验概率译码算法的性能非常好,但由于其计算量和复杂度过大而不适合硬件实现。所以我们推导了在对数域上运算的LOG-MAP算法,这样极大地降低了硬件实现的复杂度。仿真结果表明,这种新颖的编译码结构不仅性能优越,而且因为编码器采用了简单的分量码,译码算法的复杂度不高。 超大规模集成电路(VLSl)设计中,设备电源的损耗量、系统能量的耗散、芯片处理速度和占用资源的多少是值得关注的几个方面。出于这些方面的考虑,我们引入了滑窗式LOG-MAP算法,我们设计的低功耗译码器采用这种改进了的LOG-MAP算法。这种译码器有两个基于LOG-MAP算法的分量码译码器,这两个分量码译码器交替的处理数据,最终完成译码。 本文主要完成的工作有以下几个方面: 1.推导8状态TTCM译码器的LOG-MAP算法,采用不同的迭代次数进行性能仿真,并对其量化后的性能进行分析。 2.在此基础上,对2维分支8PSK映射的TTCM译码器进行FPGA设计。 3.结合当前EDA行业流行的“流水线”设计思想,将TTCM编译码器的FPGA设计改进,使其能够胜任高速的处理系统。 整个TTCM译码系统采用VHDL语言描述,在Quartus环境下逻辑综合。
资源简介:三篇关于Viterbi FPGA编译码器的优化设计文档: 1、Viterbi译码器的FPGA设计实现与优化.pdf 2、Viterbi译码器的低功耗设计.pdf 3、基于FPGA的高速并行Viterbi译码器的设计与实现.pdf
上传时间: 2013-11-27
上传用户:邶刖
资源简介:可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界...
上传时间: 2013-04-24
上传用户:ziyu_job1234
资源简介:本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论...
上传时间: 2013-04-24
上传用户:181992417
资源简介:针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Tu...
上传时间: 2013-10-28
上传用户:d815185728
资源简介:针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Tu...
上传时间: 2013-10-08
上传用户:回电话#
资源简介:Viterbi译码器的FPGA实现代码,来在国外大学论坛.
上传时间: 2017-04-13
上传用户:维子哥哥
资源简介:一种扩频通信调制器的FPGA 设计与仿真
上传时间: 2013-08-10
上传用户:hui626493
资源简介:这是一个有关哈夫曼编/译码器的课程设计, 原题参见青华大学出版社出版、严巍敏主编的数据结构题集(c语言版)
上传时间: 2014-01-27
上传用户:fandeshun
资源简介:数控震荡器的FPGA设计与实现,内容详细
上传时间: 2014-11-23
上传用户:R50974
资源简介:维特比译码器的asic设计的相关论文
上传时间: 2014-01-09
上传用户:wys0120
资源简介:一种扩频通信调制器的FPGA 设计与仿真
上传时间: 2014-01-06
上传用户:1427796291
资源简介: 本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用...
上传时间: 2013-06-29
上传用户:gokk
资源简介: 本文对于全并行Viterbi译码器的设计及其FPGA实现方案进行了研究,并最终将用FPGA实现的译码器嵌入到某数字通信系统之中。 首先介绍了卷积码及Viterbi译码算法的基本原理,并对卷积码的纠错性能进行了理论分析。接着介绍了Viterbi译码器各个模块实现的...
上传时间: 2013-07-30
上传用户:13913148949
资源简介:无线局域网(WLAN,Wireless Local Area Network)是未来移动通信系统的重要组成部分.为了满足用户高速率、方便灵活的接入互联网的需求,WLAN的研究和建设正在世界范围内如火如荼的展开.由于摆脱了有线连接的束缚,无线局域网具有移动性好、成本低和不会出现线缆故...
上传时间: 2013-06-19
上传用户:xinzhch
资源简介:本文以某型号接收机的应用为背景,主要论述了如何实现基于FPGA的参数化的Viterbi译码器的知识产权(IP)核。文中详细论述了译码器的内部结构、VerilogHDL(硬件描述语言)实现、仿真测试等。这些可变的参数包括:码型、ACS(加比选)单元的数目、软判决比特数、回溯...
上传时间: 2013-04-24
上传用户:waizhang
资源简介:1993年,Turbo码的提出,以其接近Shannon极限的优异的性能在编码界引起了轰动,并成为研究的热点。随着研究的不断深入和技术的发展,目前,Turbo码已经应用到很多实际通信系统中。同时,如何实现Turbo码编译码器成为了人们研究的重点。 论文以基于FPGA实现Tur...
上传时间: 2013-05-30
上传用户:www240697738
资源简介:MPEG-2是MPEG组织在1994年为了高级工业标准的图象质量以及更高的传输率所提出的视频编码标准,其优秀性使之成为过去十年应用最为广泛的标准,也是未来十年影响力最为广泛的标准之一。 本文以MPEG-2视频标准为研究内容,建立系统级设计方案,设计FPGA原型芯片...
上传时间: 2013-07-27
上传用户:ice_qi
资源简介:卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器...
上传时间: 2013-07-23
上传用户:叶山豪
资源简介:Turbo码是一类并行级联的系统卷积码,它是在综合级联码、最大后验概率(MAP)译码、软输入软输出及迭代译码等理论基础上的一种创新。Turbo码的基本原理是通过对编码器结构的巧妙设计,多个子码通过交织器隔离进行并行级联编码输出,增大了码距。译码器则以类似...
上传时间: 2013-04-24
上传用户:shanml
资源简介:在通信系统中,人们一直致力于信息传输的有效性和可靠性的研究,信道纠错编码技术一直是人们研究的重点。1993年,Turbo码的提出,以其接近Shannon极限的优异的译码性能在编码界引起了轰动,并成为研究纠错编码的热点课题。经过十几年的研究和发展,目前,Turb...
上传时间: 2013-07-09
上传用户:caixiaoxu26
资源简介:数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码...
上传时间: 2013-06-24
上传用户:lingduhanya
资源简介:本文主要研究Turbo码的编码和译码算法及其FPGA硬件实现.在概述信道编码理论及其发展历程之后,简要地论述了Turbo码的原理.然后分别对Turbo码的MAP译码算法,LOG-MAP算法进行推导,在给出LOG-MAP的推导之后,提出了对于LOG-MAP译码算法的两点改进,采用三阶牛顿插值...
上传时间: 2013-06-19
上传用户:plsee
资源简介:本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交...
上传时间: 2013-04-24
上传用户:haohaoxuexi
资源简介:这是Actel 的FPGA的译码器的VHDL源代码。
上传时间: 2013-08-10
上传用户:大灰狼123456
资源简介:viterbi译码器的一种FPGA实现.是一个cs252\r\n的project的result\r\n供大家研究用
上传时间: 2013-09-06
上传用户:dsgkjgkjg
资源简介:介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器...
上传时间: 2013-10-17
上传用户:cc1915
资源简介:MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,...
上传时间: 2013-07-01
上传用户:xymbian
资源简介:Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的...
上传时间: 2013-06-11
上传用户:奇奇奔奔
资源简介:由于其很强的纠错性能和适合硬件实现的编译码算法,卷积编码和软判决维特比译码目前已经广泛应用于卫星通信系统。然而随着航天事业的发展,卫星有效载荷种类的增多和分辨率的不断提高,信息量越来越大。如何在低信噪比的功率受限信道条件下提高传输速率成为目...
上传时间: 2013-04-24
上传用户:mingaili888
资源简介:介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器...
上传时间: 2013-12-13
上传用户:yzhl1988