二阶锁相环 m 文件,运行有图,应用广泛
资源简介:二阶锁相环 m 文件,运行有图,应用广泛
上传时间: 2017-08-22
上传用户:weixiao99
资源简介:二阶锁相环Matlab仿真代码,如入两路信号和信噪比,输出锁相以后的信号。可以仿真初始频差,和频率斜升的情况
上传时间: 2015-05-14
上传用户:qlpqlq
资源简介:该程序描述了二阶锁相环的环路滤波器的设计和线性模型分析
上传时间: 2013-12-11
上传用户:rishian
资源简介:一个二阶锁相环的SIMULINK仿真模型
上传时间: 2013-12-20
上传用户:yuzsu
资源简介:采用MATLAB仿真二阶锁相环PLL,仿真环境MATLAB R2016a,包括源码等
上传时间: 2018-03-28
上传用户:auheish
资源简介:用一阶锁相环实现的FM解调器.用ELANIX公司的SYSTEMVIEW运行调试.
上传时间: 2015-07-18
上传用户:270189020
资源简介:用数值计算方法研究三阶锁相环的非线性性能及其改善途径.建立具有正弦鉴相特性的三阶锁相 环的动态非线性微分方程 ,通过编制数值解程序 ,求出不同条件下的相轨迹和时间响应图 ,分析了电路参数和初 始条件对三阶锁相环非线性性能的影响 ,并提出改善非线性性...
上传时间: 2014-01-08
上传用户:banyou
资源简介:该程序是二阶琐相环的防震实例 仿真结果给出了二阶琐相环的相平面
上传时间: 2016-06-19
上传用户:417313137
资源简介:FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性...
上传时间: 2013-04-24
上传用户:变形金刚
资源简介:数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。
上传时间: 2013-12-18
上传用户:libenshu01
资源简介:锁相环设计文档和一个可执行文件
上传时间: 2013-12-05
上传用户:waitingfy
资源简介:基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系...
上传时间: 2014-01-17
上传用户:虫虫虫虫虫虫
资源简介:仿真了锁相环工作到一定时间后达到锁定状态的过程,程序采用的是一阶RC低通滤波器即二阶一型环
上传时间: 2016-02-25
上传用户:qq21508895
资源简介:该程序实现的锁相环,运行环境为matlab,二阶的环路滤波器
上传时间: 2016-03-26
上传用户:jichenxi0730
资源简介:一阶全数字锁相环VERLOGIC程序代码,调试通过。
上传时间: 2013-12-15
上传用户:caixiaoxu26
资源简介:X28xx功能单元使用.doc 例1、初始化锁相环及外设时钟函数 例2、.cmd格式文件举例 例3、定时器中断应用举例 例4、利用事件管理器输出多种频率的正弦信号输出例程 例5、SPI和DAC TLV 5617接口例程 例6、CAN总线消息发送例程 例7、使用FIFO缓冲发送...
上传时间: 2016-11-14
上传用户:hasan2015
资源简介:锁相环一阶环的设计的仿真。自动画出线性和非线性的仿真结果
上传时间: 2013-12-18
上传用户:baiom
资源简介:使用VHDL语言进行设计DPLL(数字锁相环)的相关文件
上传时间: 2013-12-25
上传用户:Miyuki
资源简介:介绍了一种采用N 先于M 环路滤波器的全数字锁相环的设计实现。这种全数字锁 相环采用了N 先于M 环路滤波器,可以达到滤除噪声干扰的目的。文中讲述了这种全数字锁相环的结构和工作原理,提出了各单元电路的设计和实现方法,并给出了关键部件的VHDI 代码,最...
上传时间: 2017-08-18
上传用户:love_stanford
资源简介:锁相环电机稳速Protel工程电路原理图及PCB文件
上传时间: 2022-02-24
上传用户:qdxqdxqdxqdx
资源简介:基于MC145170的调频锁相环收音机Protel工程电路原理图及PCB文件
上传时间: 2022-02-24
上传用户:qingfengchizhu
资源简介:现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越...
上传时间: 2013-06-10
上传用户:yd19890720
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2014-06-09
上传用户:daguda
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致,...
上传时间: 2013-12-31
上传用户:hphh
资源简介:数字锁相环DPLL源程序,用cpld编写,展开后文件比较多,大家请耐心使用。谢谢,多多支持
上传时间: 2013-12-20
上传用户:zl5712176
资源简介:本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并 给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。
上传时间: 2014-01-10
上传用户:asddsd
资源简介:FPGA实现全数字锁相环,利用硬件描述评议verilog HDL,顶层文件DPLL.V
上传时间: 2014-01-09
上传用户:1159797854
资源简介:一个初步的数字锁相环程序,没有测试文件,应该可以运行。
上传时间: 2014-11-18
上传用户:zwei41
资源简介:小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频...
上传时间: 2017-01-04
上传用户:498732662
资源简介:使用VHDL语言进行的数字锁相环的设计,里面有相关的文件,可以使用MUX+PLUS打开
上传时间: 2014-06-29
上传用户:lanhuaying