利用FPGA进行分频期的设计,包括小数,分数等分频
资源简介:利用FPGA进行分频期的设计,包括小数,分数等分频
上传时间: 2017-07-17
上传用户:lhc9102
资源简介:本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程,并用QUARTERS||4.0进行仿真,用 FPGA 芯片实现。 关键词:半整数,可控分频器,VHDL, FPGA
上传时间: 2015-11-27
上传用户:tyler
资源简介:基于CPLD-FPGA的半整数分频器的设计,用于设计EDA
上传时间: 2013-09-03
上传用户:pioneer_lvbo
资源简介:用VerilogHDL实现基于FPGA的通用分频器的设计
上传时间: 2013-10-28
上传用户:xiaoxiang
资源简介:用VerilogHDL实现基于FPGA的通用分频器的设计
上传时间: 2015-01-02
上传用户:oooool
资源简介:基于CPLD-FPGA的半整数分频器的设计,用于设计EDA
上传时间: 2015-04-09
上传用户:凌云御清风
资源简介:一个基于CPLD/FPGA的半整数分频器的设计的文档资料
上传时间: 2016-07-13
上传用户:CHENKAI
资源简介:该文档为基于FPGA的分频器的设计与实现简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-11-15
上传用户:
资源简介:该文档为FPGA_ASIC-基于CPLD、FPGA的半整数分频器的设计讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-02-26
上传用户:slq1234567890
资源简介:4位可逆计数器:将50MHz的时钟进行 分频后的结果作为时钟控制,根据输入进行条件判断,再通过设置一个四位的向量将结果输出,利用数码管显示在实验板上
上传时间: 2017-06-18
上传用户:lanjisu111
资源简介:第7章数字系统设计实例 7.1 半整数分频器的设计 7.2 音乐发生器 7.3 2FSK/2PSK信号产生器 7.4 实用多功能电子表 7.5 交通灯控制器 7.6 数字频率计
上传时间: 2015-06-23
上传用户:tianyi223
资源简介:这是一个汇编语言文件,利用单片机进行温度巡测的设计.
上传时间: 2015-08-07
上传用户:yuchunhai1990
资源简介:这是一个汇编语言文件,利用8051进行串行通信的设计.
上传时间: 2014-01-18
上传用户:410805624
资源简介:了解减法分频电路的设计。 (2)内容:分析例2.8程序的原理,给出其仿真结果,说明语句的功能。可以改变程序中的分频比。引脚锁定可参考图2.9。 (3)说明:将CLK2的跳线冒连在2Hz上 。LED1指示输入频率,LED2分频后的结果。可以看到LED1每闪烁6下,LED2闪...
上传时间: 2013-12-20
上传用户:R50974
资源简介:数控分频器的设计数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。
上传时间: 2016-10-13
上传用户:wangzhen1990
资源简介:数控分频器的设计 数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,例3的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。
上传时间: 2013-12-11
上传用户:黑漆漆
资源简介:半整数分频器的设计 请不要上传有版权争议的内容和木马病毒代码
上传时间: 2014-08-16
上传用户:trepb001
资源简介:介绍了各种分频器的设计,VHDL描述。包括偶数分频器,奇数分频器,办整数分频器
上传时间: 2017-05-18
上传用户:haohaoxuexi
资源简介:本书介绍了利用MFC进行计算机串口的设计,具有十分实用的价值。
上传时间: 2013-12-08
上传用户:qiaoyue
资源简介:利用计数器和分频器设计一个实时的时钟。一共需要1个模24计数器、2个模6计数器、2个模10计数器、一个生成1Hz的分频器和6个数码管解码器。最终用HEX5~HEX4显示小时(0~23),用HEX3~HEX2显示分钟(0~59),用HEX1~HEX0显示秒钟(0~59)。
上传时间: 2014-12-20
上传用户:dbs012280
资源简介:利用FPGA进行运动检测的论文,思想不错,可以借鉴
上传时间: 2013-08-14
上传用户:王者A
资源简介:PCI是一种高性能的局部总线规范,可实现各种功能标准的PCI总线卡。本文简要介绍了PCI总线的特点、信号与命令,提出了一种利用高速FPGA实现PCI总线接口的设计方案。\r\n
上传时间: 2013-08-30
上传用户:brain kung
资源简介:本文主要介绍了50%占空比三分频器的三种设计方法,并给出了图形设计、VHDL设计、编译结果和仿真结果。设计中采用EPM7064AETC44-7 CPLD,在QUARTUSⅡ4.2软件平台上进行。
上传时间: 2014-01-25
上传用户:凌云御清风
资源简介:本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数 (N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可 通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可...
上传时间: 2013-12-15
上传用户:从此走出阴霾
资源简介:对外部输入的高频脉冲信号进行分频,应用于FPGA/CPLD .
上传时间: 2017-01-17
上传用户:exxxds
资源简介:数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成 果的可修改性和可移植性都较差。基于VHDL 的数控分频器设计,整个过程简单、快捷,极易修改,可移植性强。他可利用 并行预置数的加法计数器和减法计数器实现...
上传时间: 2014-11-29
上传用户:1051290259
资源简介:介绍了采用protel 99se进行射频电路pcb设计的设计流程为了保证电路的性能。在进行射频电路pcb设计时应考虑电磁兼容性,因而重点讨论了元器件的布局与布线原则来达到电磁兼容的目的.关键词 射频电路 电磁兼容 布局
上传时间: 2013-11-14
上传用户:竺羽翎2222
资源简介:介绍了采用protel 99se进行射频电路pcb设计的设计流程为了保证电路的性能。在进行射频电路pcb设计时应考虑电磁兼容性,因而重点讨论了元器件的布局与布线原则来达到电磁兼容的目的.关键词 射频电路 电磁兼容 布局
上传时间: 2013-10-17
上传用户:yupw24
资源简介:计时程序,对8253进行分频,使用二个计数器,使第二个计数器的OUT作为中断源,送到8259产生中断,在LED上显示时间
上传时间: 2015-04-15
上传用户:pompey
资源简介:带分频器的bcd计数电路设计,verilog源码
上传时间: 2014-01-14
上传用户:s363994250