设计数字频率计的程序及实验报告,可直接仿照本程序进行设计
资源简介:设计数字频率计的程序及实验报告,可直接仿照本程序进行设计
上传时间: 2014-01-17
上传用户:zhouchang199
资源简介:数字频率计的程序,通过汇编语言来编写,并加了很多注释语句,对有点汇编经验的人来说,看懂不是难事。
上传时间: 2016-05-09
上传用户:kikye
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-11-25
上传用户:ruan2570406
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
资源简介:介绍了pic16c54弹片机设计的数字频率计的原理和技巧,给出了主题硬件结构及关键软件的设计
上传时间: 2014-01-08
上传用户:mpquest
资源简介:基于vhdl 的数字频率计的设计源程序及工程文件,已在实验箱上实现
上传时间: 2014-01-23
上传用户:moerwang
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-06-05
上传用户:wys0120
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-04-24
上传用户:qqoqoqo
资源简介:基于51单片机的数字频率计的设计,数字频率计广泛应用于日常实验。
上传时间: 2022-04-01
上传用户:
资源简介:基于单片机的数字频率计的设计
上传时间: 2013-06-16
上传用户:eeworm
资源简介:专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf
上传时间: 2013-07-09
上传用户:nbdedu
资源简介:介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
上传时间: 2013-05-22
上传用户:qb1993225
资源简介:提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入单片机,然后由单片机控制内部计数器分别对待测信号和标准信号同时计数,再经运算处理得到测量结果,可自动量程转换,并由1602ALED显示器实时显示。该设计与...
上传时间: 2013-10-22
上传用户:erkuizhang
资源简介:数字视频技术的实验,关于穷尽块匹配算法的matlab程序及实验报告.
上传时间: 2015-10-02
上传用户:lnnn30
资源简介:基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
上传时间: 2014-01-02
上传用户:wang5829
资源简介:基于高速串行BCD 码除法的数字频率计的设计
上传时间: 2013-12-23
上传用户:杜莹12345
资源简介:这是我课程设计做的数字频率计的设计,不知道会不会太简单或者重复了。
上传时间: 2013-11-25
上传用户:妄想演绎师
资源简介:verilog写的数字频率计的控制模块,对程序进行控制
上传时间: 2013-12-08
上传用户:lizhen9880
资源简介:基于EDA技术设计4位十进制数字频率计的系统方案
上传时间: 2016-11-20
上传用户:wqxstar
资源简介:EDA基于VHDL语言的数字频率计的设计及其仿真
上传时间: 2017-05-10
上传用户:CSUSheep
资源简介:4位数字频率计的verilog HDL设计,精度比较准的
上传时间: 2014-01-06
上传用户:shus521
资源简介:本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。
上传时间: 2017-06-05
上传用户:dyctj
资源简介:数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数,这就要求由分频器产生标准闸门时间信号,计数器记录脉冲个数,由控制器对闸门信号进行选择,并对计数器使能断进行同步控制。控制器根据闸门信号确定最佳量程。
上传时间: 2014-01-19
上传用户:1051290259
资源简介:数字频率计的设计,有设计流程,设计中用到的元件原理电路,接线,方案论证。
上传时间: 2014-01-23
上传用户:362279997
资源简介:该pdf描述的是简易数字频率计的设计与分析, 希望对设计到数字频率计的朋友有点用处。
上传时间: 2017-07-29
上传用户:ls530720646
资源简介:此为等精度数字频率计的设计,用单片机汇编语言和VHDL语言实现准确的频率采集功能。
上传时间: 2017-08-05
上传用户:BIBI
资源简介:数字频率计的设计与制作
上传时间: 2015-04-27
上传用户:whyyiyi
资源简介:单片机专辑 258册 4.20G基于单片机的数字频率计的设计 68页 0.7M.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:该文档为基于51单片机的数字频率计的设计讲解资料,讲解的还不错,感兴趣的可以下载看看…………………………
上传时间: 2021-11-02
上传用户:
资源简介:该文档为基于51单片机的数字频率计的设计简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-11-30
上传用户:canderile