verilog写的数字频率计的选择模块,用与显示的选择
资源简介:verilog写的数字频率计的选择模块,用与显示的选择
上传时间: 2013-11-25
上传用户:tedo811
资源简介:基于CPLD的数字频率计,可以根据要求设定不同的精度
上传时间: 2014-06-25
上传用户:frank1234
资源简介:verilog写的数字频率计的显示模块,可以
上传时间: 2016-11-01
上传用户:181992417
资源简介:verilog写的数字频率计的控制模块,对程序进行控制
上传时间: 2013-12-08
上传用户:lizhen9880
资源简介:采用verilog HDL语言编写的数字频率计,被测波形分别为方波、三角波和正弦波;采用6个数码管显示结果,三档量程可调,工程价值很高,
上传时间: 2016-03-21
上传用户:kr770906
资源简介:用verillog HDL 写的数字频率计.在实验箱上测试通过
上传时间: 2013-12-28
上传用户:chenbhdt
资源简介:用verilog HDL / VHDL实现的数字频率计(完整实验报告)
上传时间: 2014-01-22
上传用户:dapangxie
资源简介:基于FPGA设计的数字频率计,用VHDL写的代码。。。。有6各模块
上传时间: 2014-11-18
上传用户:myworkpost
资源简介:基于单片机的数字频率计的设计
上传时间: 2013-06-16
上传用户:eeworm
资源简介:专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf
上传时间: 2013-07-09
上传用户:nbdedu
资源简介:介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
上传时间: 2013-05-22
上传用户:qb1993225
资源简介:基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^
上传时间: 2013-07-03
上传用户:akk13
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
资源简介:用vhdl编写的基于fpga的数字频率计程序算法
上传时间: 2013-09-07
上传用户:chfanjiang
资源简介:基于51单片机的数字频率计资料
上传时间: 2014-12-24
上传用户:cylnpy
资源简介:提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入单片机,然后由单片机控制内部计数器分别对待测信号和标准信号同时计数,再经运算处理得到测量结果,可自动量程转换,并由1602ALED显示器实时显示。该设计与...
上传时间: 2013-10-22
上传用户:erkuizhang
资源简介:基于TMS320F2812的数字频率计摘 要:采用多周期测量原理,即用标准频率信号填充整数个周期的被测信号,从而消除了被测信号±1的计数误差,其测量精度仅与门控时间和标准频率有关,克服传统的直接测频或者直接测周法均不能全面满足高精度要求的缺陷。选用TMS320F28...
上传时间: 2014-10-14
上传用户:JIEWENYU
资源简介:用vhdl编写的基于fpga的数字频率计程序算法
上传时间: 2015-05-03
上传用户:ruixue198909
资源简介:使用3310液晶的数字频率计(AVR).
上传时间: 2015-05-07
上传用户:luke5347
资源简介:四位十进制数码显示、量程自动转换的数字频率计。
上传时间: 2015-06-08
上传用户:cccole0605
资源简介:本单片机设计的数字频率计 能够准确测量频率为1HZ-15MHZ,适用为方波,三角波及正弦波,可在人为的 用拨位开关在测量周期,频率及占空比之间转换,频率精度为1HZ,周期精度为 0.1微秒,占空比计时精度为0.1微秒。
上传时间: 2015-09-03
上传用户:13517191407
资源简介:基于FPGA的数字频率计,超大范围测量,误差非常之小,内含详细程序
上传时间: 2014-01-22
上传用户:chens000
资源简介:介绍了pic16c54弹片机设计的数字频率计的原理和技巧,给出了主题硬件结构及关键软件的设计
上传时间: 2014-01-08
上传用户:mpquest
资源简介:一个有效位为4位的十进制的数字频率计,VHDL语言编写,已在硬件实验箱上实验通过。
上传时间: 2013-12-22
上传用户:weixiao99
资源简介:使用3310液晶的数字频率计 频率计是我们经常会用到的实验仪器之一,本实验要使用单片机和计数电路及液晶器件来设计一个宽频的频率计。期望达到10Hz-1.1G范围的频率精确测量。
上传时间: 2015-12-09
上传用户:从此走出阴霾
资源简介:基于单片机的数字频率计,可以显示0--9999HZ频率,源代码已经付上,欢迎下载。
上传时间: 2014-12-01
上传用户:qb1993225
资源简介:基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
上传时间: 2014-01-02
上传用户:wang5829
资源简介:基于高速串行BCD 码除法的数字频率计的设计
上传时间: 2013-12-23
上传用户:杜莹12345
资源简介:这是我课程设计做的数字频率计的设计,不知道会不会太简单或者重复了。
上传时间: 2013-11-25
上传用户:妄想演绎师
资源简介:简单的数字频率计,source为输入,可以测量其频率,在maxplux中使用,需要标准的1hz时钟信号。
上传时间: 2013-12-09
上传用户:wsf950131