一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
资源简介:一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
上传时间: 2013-08-16
上传用户:467368609
资源简介:一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
上传时间: 2013-12-18
上传用户:小鹏
资源简介:一种基于FPGA实现的FFT结构\\r\\n调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) 理解为什么嵌入式系统使用多处理器 (2) 指出处理器中CPU和硬件逻辑的折衷
上传时间: 2013-08-20
上传用户:linlin
资源简介:一种基于FPGA实现的FFT结构 调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) 理解为什么嵌入式系统使用多处理器 (2) 指出处理器中CPU和硬件逻辑的折衷
上传时间: 2013-12-25
上传用户:hoperingcong
资源简介:FFT算法的一种基于FPGA器件的实现,供FPGA—DSP方向人员参考
上传时间: 2013-08-15
上传用户:sardinescn
资源简介:一种基于FPGA-VLSI的设计方案及实现
上传时间: 2013-08-26
上传用户:zhyiroy
资源简介:针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
上传时间: 2013-08-18
上传用户:青春给了作业95
资源简介:一种基于FPGA-VLSI的设计方案及实现
上传时间: 2013-12-12
上传用户:erkuizhang
资源简介:针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入
上传时间: 2013-12-11
上传用户:anng
资源简介:FFT算法的一种基于FPGA器件的实现,供FPGA—DSP方向人员参考
上传时间: 2016-12-08
上传用户:cjf0304
资源简介:介绍一种基于MSP430单片机的嵌入式实时操作系统(RTOS)设计。以μC/OS-Ⅱ在MSP430F148芯片上的移植和应用为例,着重讨论几个在单片机上实现RTOS经常遇到的问题,如中断堆栈的结构设计、如何保证单片机的低功耗特性、如何减少RTOS在运行中占用的RAM空间等问题。
上传时间: 2015-09-12
上传用户:Shaikh
资源简介:一种基于DCT域的MPEG-4编码器改进方法
上传时间: 2014-01-07
上传用户:gmh1314
资源简介:一种基于Gabor描述的概率子空间人脸识别方法.kdh
上传时间: 2014-08-15
上传用户:lijianyu172
资源简介:一种基于粒子滤波的自适应运动目标跟踪方法
上传时间: 2013-12-24
上传用户:ma1301115706
资源简介::介绍了一种基于红外光源的人眼快速定位与跟踪方法,应用于驾驶防瞌睡系统。 特殊设计的硬件用来控制红外光源,实时获取图像。采用差分图像进行人眼瞳孔图像捕捉 和提取,用卡尔曼滤波器跟踪人眼活动,以实时监测眼睛开闭状态。该方法具有快速、对驾 驶员无干...
上传时间: 2016-08-05
上传用户:气温达上千万的
资源简介:基于FPGA实现的按键去抖动电路设计,解决了按键抖动的问题
上传时间: 2014-07-07
上传用户:fandeshun
资源简介:大部分传统的位同步器是针对固定位速率遥测系统来设计的,这不能满足一些可变位速率遥测接收机的需求。因此,提出一种基于FPGA实现的位同步器的设计,它能适应不同位速率的遥测系统。同时,对这种位同步器的实现进行了仿真,验证其正确性和可实现性。
上传时间: 2013-11-01
上传用户:qb1993225
资源简介:以对传统8051微控制器的分析为基础# 在保证指令集不变的情况下#,给出了一种基于ASIC的微控制器设计
上传时间: 2014-12-29
上传用户:杜莹12345
资源简介:基于FPGA实现的一种新型数字锁相环
上传时间: 2013-08-07
上传用户:2467478207
资源简介:提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根 升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的 FIR滤波器性能、资源占用进行了分析。
上传时间: 2015-11-19
上传用户:jkhjkh1982
资源简介:本文论述了在整个无线收发系统中用软件的方法实现信道编译码系统的功能。实现了一种基于FPGA的信道编译码方法,并给出了VHDL语言的实现方法及仿真波形。信道编译码系统包括发射端的信道编码和接收端的信道译码两大部分。信道编码部分包括汉明编码、基带信号调...
上传时间: 2013-12-25
上传用户:saharawalker
资源简介:基于FPGA实现的一种新型数字锁相环
上传时间: 2014-01-12
上传用户:13160677563
资源简介:基于FPGA实现的一种新型数字锁相环
上传时间: 2014-01-02
上传用户:cylnpy
资源简介:本文介绍了乐曲演奏电路的设计与实现中涉及的CPLD/FPGA可编程逻辑控件,开发环境MAX+PLUSⅡ,硬件描述语言HDL以及介绍了在MAX+PLUSⅡ的EDA 软件平台上, 一种基于FPGA 的乐曲发生器的设计方法, 并给出了设计的顶层电路图和底层模块的VHDL(或AHDL)源程序。该设...
上传时间: 2014-02-01
上传用户:wff
资源简介:一种基于FPGA的时钟跟踪环路的设计与实现
上传时间: 2018-03-22
上传用户:caigen0001
资源简介:该文档为一种基于FPGA的可重构密码芯片的设计与实现讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-11-21
上传用户:
资源简介:该文档为一种基于FPGA的分频器的实现讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-12-01
上传用户:
资源简介: 本文对于全并行Viterbi译码器的设计及其FPGA实现方案进行了研究,并最终将用FPGA实现的译码器嵌入到某数字通信系统之中。 首先介绍了卷积码及Viterbi译码算法的基本原理,并对卷积码的纠错性能进行了理论分析。接着介绍了Viterbi译码器各个模块实现的...
上传时间: 2013-07-30
上传用户:13913148949
资源简介:随着技术的飞速发展,电力电子装置如变频设备、变流设备等容量日益扩大,数量日益增多,使得电网中的谐波污染日益严重,给电力系统和各类用电设备带来危害,轻则增加能耗,缩短设备使用寿命,重则造成用电事故,影响安全生产.电力系统中的谐波问题早在20世纪20年代就...
上传时间: 2013-04-24
上传用户:diertiantang
资源简介:一种基于FPGA的Deflate压缩算法研究与实现
上传时间: 2013-07-04
上传用户:dapangxie