用VHDL语言在FPGA或者CPLD上实现任意波形的产生
资源简介:用VHDL语言在FPGA或者CPLD上实现任意波形的产生
上传时间: 2013-12-18
上传用户:playboys0
资源简介:用VHDL语言在FPGA上实现浮点运算,大家共享
上传时间: 2013-08-19
上传用户:epson850
资源简介:用VHDL语言在FPGA上实现浮点运算,大家共享
上传时间: 2013-12-24
上传用户:a6697238
资源简介:在FPGA或CPLD上实现的一中非常实用的倍频电路,只要输入频率高,精度就很高
上传时间: 2014-08-30
上传用户:jkhjkh1982
资源简介:利用FPGA的资源实现任意波形的产生,再若和单片机配合就能做成任意的波形发生器。
上传时间: 2014-08-22
上传用户:shus521
资源简介:用VHDL语言在CPLD/FPGA上实现浮点运算的方法
上传时间: 2013-09-05
上传用户:life840315
资源简介:用VHDL语言在CPLD/FPGA上实现浮点运算的方法
上传时间: 2015-04-27
上传用户:fandeshun
资源简介:用VHDL语言在CPLD/FPGA上实现浮点运算,资源多多共享,不亦乐乎!
上传时间: 2014-01-21
上传用户:invtnewer
资源简介:用VHDL语言在CPLD上实现串行通信
上传时间: 2013-09-06
上传用户:q3290766
资源简介:用VHDL语言在CPLD上实现串行通信
上传时间: 2014-01-03
上传用户:jackgao
资源简介:智能全数字锁相环的设计用VHDL语言在CPLD上实现串行通信
上传时间: 2014-01-08
上传用户:weiwolkt
资源简介:错误检测与纠正电路的设计与实现用VHDL语言在CPLD上实现串行通信.doc
上传时间: 2015-11-06
上传用户:hwl453472107
资源简介:用verilog语言在FPGA中实现fifo功能!
上传时间: 2015-05-02
上传用户:epson850
资源简介:用Verilog语言在FPGA内实现一256个采样点的正弦波,已尝试,挺好用的~~~
上传时间: 2017-03-18
上传用户:685
资源简介:lab1——FPGA这个文件中体统了如何如何使用verilog Hdl以及如何使其在FPGA开发板上实现
上传时间: 2013-08-18
上传用户:qwe1234
资源简介:verilog语言在maxII系列芯片上实现iic功能
上传时间: 2013-12-15
上传用户:1583060504
资源简介:lab1——FPGA这个文件中体统了如何如何使用verilog Hdl以及如何使其在FPGA开发板上实现
上传时间: 2014-10-29
上传用户:stella2015
资源简介:在max_plus2和FPGA实验箱上实现频率计的功能,原创
上传时间: 2013-12-31
上传用户:silenthink
资源简介:这是在C5000系列DSP上实现FIR滤波器的源码,是用汇编语言编写的,可直接在CCS上运行
上传时间: 2016-06-12
上传用户:aeiouetla
资源简介:本程序能够在dsp2812扩展板上实现播放音乐的功能
上传时间: 2013-12-21
上传用户:hongmo
资源简介:用matlab语言和多小波方法实现了数据的压缩功能,可以实现已经验证过了
上传时间: 2014-10-29
上传用户:rocketrevenge
资源简介:在EPM570开发板上实现LED控制的程序
上传时间: 2017-01-15
上传用户:lz4v4
资源简介:这是用于检测心电信号QRS波的源码用来双正交小波能够实现QRS波形的准确检测
上传时间: 2014-01-21
上传用户:奇奇奔奔
资源简介:用VHDL语言编写的乒乓球游戏,可在CPLD上实现,具体的资料见文档内部
上传时间: 2014-02-24
上传用户:woshini123456
资源简介:利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
上传时间: 2013-08-11
上传用户:hn891122
资源简介:利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用...
上传时间: 2014-01-02
上传用户:LIKE
资源简介:利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
上传时间: 2013-12-26
上传用户:qwe1234
资源简介:用VHDL 语言设计交通灯控制系统, 并在MAX+PLUS II 系统对FPGA/ CPLD 芯片进行下载, 由于生成的是集成化的数字电 路, 没有传统设计中的接线问题, 所以故障率低、可靠性高, 而且体积小。体现了EDA 技术在数字电路设计中的优越性。
上传时间: 2013-12-28
上传用户:zhengzg
资源简介:用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计
上传时间: 2013-08-07
上传用户:ukuk
资源简介:一个用VHDL编写的在CPLD上实现模拟交通灯的程序源代码
上传时间: 2014-01-24
上传用户:宋桃子