为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。
资源简介:为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M ...
上传时间: 2013-10-09
上传用户:小鹏
资源简介:【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“...
上传时间: 2014-12-08
上传用户:亚亚娟娟123
资源简介:多功能数字钟的设计,以模拟电路为理论基础,以555芯片为主要功能处理器件,配合外围电路,构成简单实用的多功能数字钟。
上传时间: 2016-10-20
上传用户:gxf2016
资源简介:多功能数字钟的设计,利用一块芯片完成除时钟源、按键、扬声器和显示器
上传时间: 2013-12-29
上传用户:lunshaomo
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
资源简介:多功能数字钟的VHDL设计
上传时间: 2013-10-29
上传用户:swz13842860183
资源简介:此文件是本人设计的一个多功能数字钟的详细资料,现供大家参考.
上传时间: 2013-12-12
上传用户:123啊
资源简介:用vhdl语言实现多功能数字钟的设计 这是学习VHDL语言的经典例子
上传时间: 2014-12-20
上传用户:chongcongying
资源简介:本论文详细介绍了多功能数字钟的设计,使读者快速了解。
上传时间: 2013-12-12
上传用户:爺的气质
资源简介:多功能数字钟的设计。要求:使用单片机实现智能数字钟,应该具有以下功能: 1,能动态显示年月日、时分秒(用LCD液晶显示),误差小于±10%; 2,具有闹钟功能; 3,重要事件提醒功能; 4,液晶显示具有反显选择功能。 摘 要 多功能数字钟在电子产品...
上传时间: 2014-01-05
上传用户:frank1234
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2016-09-06
上传用户:1583060504
资源简介:此为多功能数字电子钟的vhdl代码,有闹钟、时间可调、计时等功能
上传时间: 2016-10-09
上传用户:zhouli
资源简介:很好的多功能数字钟的HDL代码不可多得的哦
上传时间: 2013-12-24
上传用户:leehom61
资源简介:本设计采用一块单片机(AT89S52)作为多功能数字钟的控制核心,加以温度传感器、红外接收管、蜂鸣器、液晶显示器(LCD1602)、电源电路及其他电路构成。实现了时间设置、闹铃设置、闹铃开和关的功能;LCD显示小时、分钟,有AM、PM指示灯,闹钟就绪灯,闹钟到...
上传时间: 2017-05-25
上传用户:luke5347
资源简介:是一篇多功能数字钟的设计文档,本数字钟含有复位,闹钟,显示等功能
上传时间: 2017-09-28
上传用户:hewenzhi
资源简介:基于单片机多功能数字时钟的设计与制作这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2021-12-03
上传用户:
资源简介:基于PROTEUS的多功能数字电子钟的设计这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2021-12-25
上传用户:jason_vip1
资源简介:比较成熟的数字电视的COFDM解调电路设计参考
上传时间: 2016-10-03
上传用户:kbnswdifs
资源简介:EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时...
上传时间: 2015-08-06
上传用户:zhangyi99104144
资源简介:单片机MSC51设计的5个源程序:1、数据排序2、多功能数字钟设计3、P1口循环亮灯设计4、脉冲计数器5、8250芯片串口扩展。另附程序详细介绍。
上传时间: 2014-11-10
上传用户:xiaodu1124
资源简介:本文设计实现的是一个多功能数字电子钟,其功能为:24小时制时、分、秒的时间显示,具有整点报时功能;年、月、日及星期的日历显示;具有秒表功能;可显示当前环境温度;可通过按键对各时间信息进行调整。系统采用单片机AT89C52作为主控芯片。系统中的显示模...
上传时间: 2017-09-27
上传用户:lz4v4
资源简介:LAXDK4.1P是多功能数字处理器,所有功能都通过双DSP处理实现。独立处理芯片实现全功能的参量均衡,精确分频,输出限幅。内置一个DSP效果器,包含两个独立的可编程引擎,分别处理回声、混响效果,实现无穷的效果组合。并且提供精确快速的反馈抑制功能。3路线路...
上传时间: 2013-10-26
上传用户:herog3
资源简介:本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中...
上传时间: 2013-11-10
上传用户:hz07104032
资源简介:本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
上传时间: 2013-07-21
上传用户:ve3344
资源简介:介绍了一种基于TMS320VC5402并应用ITU—T的G.728标准进行语音编解码的多功能数字采访机,系统采用AT89C51与TMS320VC5402相配合,实现了音控与键控相互补充,语音信息的采集与播放数字化,可大容量录放音,操作简单,可任意选取录音段进行回放、删除。
上传时间: 2013-11-13
上传用户:15736969615
资源简介:用verilog编写的多功能数字钟
上传时间: 2015-02-25
上传用户:王者A
资源简介:这是用单片机实现的多功能数字钟,通过8255扩展端口,AD0809将模拟信号转换成数字信号进行处理,可以比较精确的测出电压值.
上传时间: 2014-12-20
上传用户:gmh1314
资源简介:基于51单片机的多功能数字钟。时间,年月日,多组闹钟,议程。且外接24C04的EEPROM后可保存设置。蜂鸣器由I/O口接三极管放大后驱动。
上传时间: 2013-12-29
上传用户:dengzb84
资源简介:多功能数字钟电路设计 掌握数字电路系统的设计方法、装调技术及数字钟的功能扩展电路的设计
上传时间: 2015-08-23
上传用户:colinal
资源简介:基于Verilog HDL设计的多功能数字钟,有兴趣的
上传时间: 2013-11-26
上传用户:宋桃子