静态时序分析,是IC design后端设计中最基本的基础部分
资源简介:基于FPGA芯片的功能仿真平台构建及静态时序分析
上传时间: 2013-06-28
上传用户:qilin
资源简介:华为_静态时序分析与逻辑设计,IC设计验证领域很有用
上传时间: 2013-07-29
上传用户:ljt101007
资源简介:01_静态时序分析基本原理和时序分析模型
上传时间: 2013-11-17
上传用户:evil
资源简介:01_静态时序分析基本原理和时序分析模型
上传时间: 2013-10-17
上传用户:lvchengogo
资源简介:静态时序分析,是IC design后端设计中最基本的基础部分
上传时间: 2014-01-01
上传用户:zhaiyanzhong
资源简介:Altera Quartusii静态时序分析(Static Timing Analysis)基础及应用
上传时间: 2014-01-26
上传用户:a6697238
资源简介:静态时序分析(外语版),有助于对大佬或者小白对时序的进一步理解。没有中文版的,但可以借助翻译很快地上手和理解,写得很好,希望对大家有帮助
上传时间: 2021-10-22
上传用户:
资源简介:FPGA那些事儿--TimeQuest静态时序分析REV7.0,FPGA开发必备技术资料--262页。前言这是笔者用两年构思准备一年之久的笔记,其实这也是笔者的另一种挑战。写《工具篇I》不像写《Verilog HDL 那些事儿》系列的笔记一样,只要针对原理和HDL 内容作出解释即可,虽...
上传时间: 2022-05-02
上传用户:qdxqdxqdxqdx
资源简介:华为FPGA设计规范 VERILOG约束 编程规范时序分析等全套资料:FPGA技巧Xilinx.pdfHuaWei Verilog 约束.rarSynplify工具使用指南(华为文档)[1].rar.rarVerilog HDL 华为入门教程.rarVerilog典型电路设计 华为.rar一种将异步时钟域转换成同步时钟域的方法.pdf华为...
上传时间: 2021-11-05
上传用户:qdxqdxqdxqdx
资源简介:FPGA时序分析文档。不错,应该有帮助。喜欢的朋友下载看看
上传时间: 2013-05-19
上传用户:yyq123456789
资源简介:使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Ti...
上传时间: 2013-11-05
上传用户:VRMMO
资源简介:时序分析的好资料
上传时间: 2013-11-07
上传用户:hustfanenze
资源简介:时序分析的好资料
上传时间: 2013-12-21
上传用户:yuhaihua_tony
资源简介:这是一本介绍如何在高速存板过程中如何进行时序分析的好书
上传时间: 2013-12-04
上传用户:ANRAN
资源简介:自己编写的用于时序分析的matlab源码,可以用于故障分析与诊断,
上传时间: 2015-07-16
上传用户:330402686
资源简介:80C51上电复位和复位延时的时序分析,很好的东东哟!
上传时间: 2016-03-26
上传用户:chfanjiang
资源简介:ARMA模型时间序列分析法简称为时序分析法,是一种利用参数模型对有序随机振动响应数据进行处理,从而进行模态参数识别的方法。参数模型包括AR自回归模型、MA滑动平均模型和ARMA自回归滑动平均模型。这里给出了一个求出ARMA模型参数的MATLAB程序。
上传时间: 2013-12-25
上传用户:问题问题
资源简介:Cam3098摄像头接口资料,时序分析很清楚。
上传时间: 2016-05-12
上传用户:sxdtlqqjl
资源简介:非常好的时序分析教程,里面对时序的概念,分析参数,分析过程都有大概的介绍。
上传时间: 2016-06-05
上传用户:Altman
资源简介:以LVDS设计为例学习ISE中的时序分析以及低层布局器的使用方法 在底层布局器中对LVDS管脚进行约束的方法,底层布局器设计流程,底层布局器中的位置约束,时序分析器的使用方法,时序改进向导的使用等.
上传时间: 2013-12-08
上传用户:semi1981
资源简介:主要用于时序分析,无论是ASIC还是FPGA以及DSP都很有效的.欢迎大家使用
上传时间: 2016-11-19
上传用户:shus521
资源简介:关于DDR SDRAM的详细原理和时序分析,对于开发设计有很大使用价值
上传时间: 2013-12-02
上传用户:894898248
资源简介:Altera 2009年时序分析ppt。强烈推荐!
上传时间: 2017-06-01
上传用户:yiwen213
资源简介:Max_plus_的时序仿真与时序分析,教程。详细讲解了实习仿真方法
上传时间: 2017-08-23
上传用户:569342831
资源简介:随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控...
上传时间: 2013-04-24
上传用户:思琦琦
资源简介:FPGA作为新一代集成电路的出现,引起了数字电路设计的巨大变革。随着FPGA工艺的不断更新与改善,越来越多的用户与设计公司开始使用FPGA进行系统开发,因此,PFAG的市场需求也越来越高,从而使得FPGA的集成电路板的工艺发展也越来越先进,在如此良性循环下,不...
上传时间: 2013-04-24
上传用户:vvbvvb123
资源简介:用PrimeTime进行静态时序分析. §2.2 PrimeTime进行时序分析的流程 使用PrimeTime对一个电路设计进行静态时序分析,
上传时间: 2013-06-29
上传用户:虫虫虫虫虫虫
资源简介:现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为...
上传时间: 2013-07-24
上传用户:yezhihao
资源简介:·【内容简介】本书第2版描述了使用Synopsys工具进行ASIC芯片综合、物理综合、形式验证和静态时序分析的最新概念和技术,同时针对VDSM(超深亚微米)工艺的完整ASIC设计流程的设计方法进行了深入的探讨。.本书的重点是使用Synopsys32具解决各种VDSM问题的实际应...
上传时间: 2013-05-20
上传用户:diets
资源简介:EDA技术已经研发出一整套高速PCB和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、EMI/EMC设计、地弹反射分析、功率分析以及高速布线器。
上传时间: 2013-10-15
上传用户:frank1234