The new demoboard set for the NE/SE564 provides the capability
for demonstrating three different
资源简介:The NEw demoboard set for the NE/SE564 provides the capabilityfor demonstrating three different
上传时间: 2013-04-24
上传用户:long14578
资源简介:数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。
上传时间: 2013-12-18
上传用户:libenshu01
资源简介:pt2313在车载播放器上的应用,包含音量响度等的调节,最主要的是有平衡度的调节
上传时间: 2013-12-17
上传用户:2467478207
资源简介:UC3875及在全桥软开关DCDC变换器中的应用
上传时间: 2022-07-21
上传用户:
资源简介:发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其...
上传时间: 2017-06-28
上传用户:qiaoyue
资源简介:基于LabVIEWFPGA的三相锁相环设计与实现摘要:针对传统 FPGA 模式开发的锁相环在实时人机交互方面的不足,设 计 了 基 于 LabVIEW FPGA 技术的三相锁相环;方 案 以 sbRIO-9631模块为硬件平台,利用 LabVIEW 编程控制 FP...
上传时间: 2022-02-18
上传用户:XuVshu
资源简介:简单的模拟锁相环仿真,基于simulink平台使本地震荡频率跟上接收到得频率
上传时间: 2013-12-23
上传用户:lhw888
资源简介:该文档为经典三相锁相环及仿真总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-04-01
上传用户:zhanglei193
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2014-06-09
上传用户:daguda
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致,...
上传时间: 2013-12-31
上传用户:hphh
资源简介:智能全数字锁相环的设计用VHDL语言在CPLD上实现串行通信
上传时间: 2014-01-08
上传用户:weiwolkt
资源简介:锁相环在通信中使用非常普遍,此代码用matlab编写,经过测试通过,锁相环仿真(源程序与仿真结果)
上传时间: 2015-12-27
上传用户:yzy6007
资源简介:使用virlog语言编写的一个 锁相环的程序。可直接在cpld中应用。
上传时间: 2013-12-24
上传用户:GHF
资源简介:关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术.
上传时间: 2016-05-12
上传用户:edisonfather
资源简介:本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并 给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。
上传时间: 2014-01-10
上传用户:asddsd
资源简介:在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
上传时间: 2016-06-13
上传用户:tuilp1a
资源简介:分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先...
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
资源简介:数字锁相环路原理与应用:全数字锁相环。根据本资料可以自己编写代码在计算机上模拟实现。
上传时间: 2016-11-01
上传用户:edisonfather
资源简介:锁相环在频率调制与解调电路中的应用,打开后是pdf格式
上传时间: 2017-02-02
上传用户:wendy15
资源简介:在VHDL下实现锁相环的源码和说明文档.通常用于分频或倍频时进行相位锁定.
上传时间: 2013-12-07
上传用户:hzy5825468
资源简介:根据韦瓦[ Weawa] 单边带调制解调法、COSTAS 锁相环及双线性变换, 提出基于软件无线电的单边带锁相解调器。解调器运行在TMS320C6203 上, 能实时处理160kHz 信号, 捕捉8kHz 频偏。
上传时间: 2013-12-23
上传用户:杜莹12345
资源简介:基于锁相环Top-down的建模方法在MATLAB环境下建立数字锁相环完整的仿真模型,并用SIMULINK对数字锁相环的仿真模型进行仿真。
上传时间: 2014-01-15
上传用户:大三三
资源简介:小波变换在感应加热电源锁相环中的应用研究
上传时间: 2013-12-19
上传用户:sclyutian
资源简介:锁相环集成电路CD4046机器在自动化仪表等场合的一些典型应用。
上传时间: 2016-07-12
上传用户:再见大盘鸡
资源简介:该文档为基于DSP28335的软件锁相环及其在PWM整流器中的应用概述文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-01-06
上传用户:
资源简介:现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越...
上传时间: 2013-06-10
上传用户:yd19890720
资源简介:FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性...
上传时间: 2013-04-24
上传用户:变形金刚
资源简介:在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时...
上传时间: 2013-07-06
上传用户:LouieWu
资源简介:随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一...
上传时间: 2013-06-09
上传用户:mosliu
资源简介:锁相环程序,可以用。 主要是c语言风格的,在 matlab下也可以用
上传时间: 2016-01-11
上传用户:yxgi5