虫虫首页|资源下载|资源专辑|精品软件
登录|注册

纠错

  • 纠错编码技术和应用 归绍生

    纠错编码技术和应用 归绍生

    标签: 纠错 编码技术

    上传时间: 2013-06-18

    上传用户:eeworm

  • 纠错编码技术及应用 刘富全

    纠错编码技术及应用 刘富全

    标签: 纠错 编码技术 刘富全

    上传时间: 2013-08-01

    上传用户:eeworm

  • 纠错密码理论

    纠错密码理论

    标签: 纠错 密码

    上传时间: 2013-07-22

    上传用户:eeworm

  • 纠错编码技术及应用

    纠错编码技术及应用

    标签: 纠错 编码技术

    上传时间: 2013-04-15

    上传用户:eeworm

  • 纠错编码技术及应用-刘富全-260页-4.6M.pdf

    专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G 纠错编码技术及应用-刘富全-260页-4.6M.pdf

    标签: 260 4.6 纠错

    上传时间: 2013-06-11

    上传用户:变形金刚

  • 纠错编码技术和应用-归绍生-185页-3.7M.pdf

    专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G 纠错编码技术和应用-归绍生-185页-3.7M.pdf

    标签: 185 3.7 纠错

    上传时间: 2013-05-27

    上传用户:星仔

  • 纠错密码理论-292页-4.6M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 纠错密码理论-292页-4.6M.pdf

    标签: 292 4.6 纠错

    上传时间: 2013-04-24

    上传用户:wsh1985810

  • 纠错编码技术及应用-260页-4.6M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 纠错编码技术及应用-260页-4.6M.pdf

    标签: 260 4.6 纠错

    上传时间: 2013-05-26

    上传用户:gzming

  • 基于FPGA的前向纠错算法和电路设计

    本文研究数字音频无线传输中的前向纠错(FEC)算法和电路的设计及实现.在本文中介绍了一种基于Altera公司的FPGA Cyclone芯片的实现方案.文章首先介绍了本前向纠错系统采用的方案,然后从总体规划的角度介绍了整个系统的内部结构、模块划分及所采用的设计方法和编程风格.之后对各个模块的设计进行了详细的描述,并给出了测试数据、实现结果及时序仿真波形图,并对设计的硬件下载验证进行了详细描述.本文对FEC中的主要功能模块,诸如Reed-Solomon编解码,交织与解交织,以及与外围的接口电路等给出了基本算法以及基于FPGA及硬件描述语言的解决方法.

    标签: FPGA 前向纠错 算法 电路设计

    上传时间: 2013-04-24

    上传用户:duoshen1989

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-06-30

    上传用户:myworkpost