虫虫首页|资源下载|资源专辑|精品软件
登录|注册

扫频仪

在电子测量中,经常遇到对网络的阻抗特性和传输特性进行测量的问题,其中传输特性包括增益和衰减特性、幅频特性、相频特性等。用来测量前述特性的仪器我们称为频率特性测试仪,简称扫频仪。它为被测网络的调整,校准及故障的排除提供了极大的方便。
  • 扫频仪的原理与维修(增订本)

    扫频仪的原理与维修(增订本)

    标签: 扫频仪

    上传时间: 2013-06-23

    上传用户:eeworm

  • 扫频仪的原理与维修(增订本)444页-6.1M.pdf

    专辑类-测试技术专辑-134册-1.93G 扫频仪的原理与维修(增订本)444页-6.1M.pdf

    标签: 444 6.1 扫频仪

    上传时间: 2013-07-17

    上传用户:er1219

  • 基于单片机和FPGA的扫频仪设计

    以89S52单片机和FPGA为控制核心,设计了一个测试四端网络幅频特性和相频特性的扫频仪。系统功能分为扫频信号产生、幅频特性测试、相频特性测试等模块;而操作部分包括矩阵键盘、点阵式液晶显示器、波形显示电路。系统可以测量未知网络特定频率点的频率特性,此外,用户还可以通过键盘设置扫频信号的上下限,并利用示波器精确的显示幅频、相频曲线。

    标签: FPGA 单片机 扫频仪

    上传时间: 2013-11-15

    上传用户:lingfei

  • 基于TMS320F2808的音频扫频仪

    本设计采用TMS320F2808 DSP 芯片,制作了一台音频频率数字扫频仪,能够测量未知网络音频范围内的幅频特性。该系统具有良好的可扩展性,关键系统参数软件可调,并可通过算法设计实现相频特性的测量,同时小巧灵活,具有实时性强,精度高的特点。用户可以通过PC 机上友好的用户界面方便灵活地控制整个系统的工作,查看数据及观察测试曲线。

    标签: F2808 2808 320F TMS

    上传时间: 2013-10-07

    上传用户:shawvi

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-10-19

    上传用户:xiaoxiang

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-11-02

    上传用户:w50403

  • 基于AD9954的扫频仪程序设计

    基于AD9954的扫频仪程序设计,已经在板子上调通,可调节步进值和扫描时间,很实用

    标签: 9954 AD 扫频仪 程序设计

    上传时间: 2014-01-21

    上传用户:wpt

  • 扫频仪的原理与维修(增订本)444页 6.1M.pdf

    测试技术专辑 134册 1.93G扫频仪的原理与维修(增订本)444页 6.1M.pdf

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • 扫频仪说明书(BT3C)

    扫频仪说明书(BT3C) (南京)秀谱

    标签: BT3C 扫频仪 说明书

    上传时间: 2019-05-17

    上传用户:freeworld

  • 基于FPGA的频率特性测试仪的研制

    频率特性测试仪(简称扫频仪)是一种测试电路频率特性的仪器,它广泛应用于无线电、电视、雷达及通信等领域,为分析和改善电路的性能提供了便利的手段。而传统的扫频仪由多个模块构成,电路复杂,体积庞大,而且在高频测量中,大量的分立元件易受温度变化和电磁干扰的影响。为此,本文提出了集成化设计的方法,针对可编程逻辑器件的特点,对硬件实现方法进行了探索。 本文对三大关键技术进行了深入研究: 第一,由扫频信号发生器的设计出发,对直接数字频率合成技术(DDS)进行了系统的理论研究,并改进了ROM压缩方法,在提高压缩比的同时,改进了DDS系统的杂散度,并且利用该方法实现了幅度和相位可调制的DDS系统-扫频信号发生器。 第二,为了提高系统时钟的工作频率,对流水线算法进行了深入的研究,并针对累加器的特点,进行了一系列的改进,使系统能在100MHz的频率下正常工作。 第三,从系统频率特性测试的理论出发,研究如何在FPGA中提高多位数学运算的速度,从而提出了一种实现多位BCD码除法运算的方法—高速串行BCD码除法;随后,又将流水线技术应用于该算法,对该方法进行改进,完成了基于流水线技术的BCD码除法运算的设计,并用此方法实现了频率特性的测试。 在研究以上理论方法的基础上,以大规模可编程逻辑器件EP1K100QC208和微处理器89C52为实现载体,提出了基于单片机和FPGA体系结构的集成化设计方案;以VerilogHDL为设计语言,实现了频率特性测试仪主要部分的设计。该频率特性测试仪完成扫频信号的输出和频率特性的测试两大主要任务,而扫频信号源和频率特性测试这两大主要模块可集成在一片可编程逻辑器件中,充分体现了可编程逻辑器件的优势。 本文首先对相关的概念理论进行了介绍,包括DDS原理、流水线技术等,进而提出了系统的总体设计方案,包括设计工具、语言和实现载体的选择,而后,简要介绍了微处理器电路和外围电路,最后,较为详细地阐述了两个主要模块的设计,并给出了实现方式。

    标签: FPGA 频率特性 测试 仪的研制

    上传时间: 2013-06-08

    上传用户:xiangwuy