虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

AlteRA-FPGA-CPLD

  • 基于数据符号同步的FPGA仿真实现

    近年来,人们对无线数据和多媒体业务的需求迅猛增加,促进了宽带无线通信新技术的发展和应用。正交频分复用 (Orthogonal Frequency Division Multiolexing,OFDM)技术已经广泛应用于各种高速宽带无线通信系统中。然而 OFDM 系统相比单载波系统更容易受到频偏和时偏的影响,因此如何有效地消除频偏和时偏,实现系统的时频同步是 OFDM 系统中非常关键的技术。 本文讨论了非同步对 OFDM 系统的影响,分析了当前用于 OFDM 系统中基于数据符号的同步算法,并简单介绍非基于数据符号同步技术。基于数据符号的同步技术通过加入训练符号或导频等附加信息,并利用导频或训练符号的相关性实现时频同步。此算法由于加入了附加信息,降低了带宽利用率,但同步精度相对较高,同步捕获时间较短。 随着电子芯片技术的快速发展,电子设计自动化 (Electronic DesignAutomation,EDA) 技术和可编程逻辑芯片 (FPGA/CPLD) 的应用越来越受到大家的重视,为此文中对 EDA 技术和 Altera 公司制造的 FPGA 芯片的原理和结构特点进行了阐述,还介绍了在相关软件平台进行开发的系统流程。 论文在对基于数据符号三种算法进行较详细的分析和研究的基础上,尤其改进了基于导频符号的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平台上实现了 OFDM 同步的硬件设计,然后进行了软件仿真。其中对基于导频符号同步的改进算法硬件设计过程了进行了详细阐述。不仅如此,对于基于 PN 序列帧的同步算法和基于循环前缀 (Cycle Prefix,CP) 的极大似然 (Maximam Likelihood,ML)估计同步算法也有具体的仿真实现。 最后,文章还对它们进行了比较,基于导频符号同步设计的同步精度比较高,但是耗费芯片的资源多,另一个缺点是没有频偏估计,因此运用受到一定限制。基于 PN 序列帧的同步设计使用了最少的芯片资源,但要提取 PN 序列中的信号数据有一定困难。基于循环前缀的同步设计占用了芯片 I/O 脚稍显多。这几种同步算法各有优缺点,但可以根据不同的信道环境选用它们。

    标签: FPGA 数据 同步的 仿真实现

    上传时间: 2013-04-24

    上传用户:断点PPpp

  • 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计

    基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序

    标签: FPGA VHDL 数字频率计 硬件描述语言

    上传时间: 2013-08-06

    上传用户:taozhihua1314

  • Altera FPGA设计基篇

    AlteraFPGA设计基篇.pdf,Altera FPGACPLD设计高级篇.pdf

    标签: Altera FPGA

    上传时间: 2013-08-07

    上传用户:9牛10

  • ARM,DSP,FPGA的区别

    ARM,DSP,FPGA的区别:详细介绍了ARM,DSP,FPGA/CPLD的异同。

    标签: FPGA ARM DSP

    上传时间: 2013-08-27

    上传用户:lijianyu172

  • 通过FPGA提高工业应用灵活性的5种方法

      可编程逻辑器件(PLD)是嵌入式工业设计的关键元器件。在工业设计中,PLD已经从提供简单的胶合逻辑发展到使用FPGA作为协处理器。该技术在通信、电机控制、I/O模块以及图像处理等应用中支持 I/O 扩展,替代基本的微控制器 (MCU) 或者数字信号处理器 (DSP)。   随着系统复杂度的提高,FPGA还能够集成整个芯片系统(SoC),与分立的 MCU、DSP、ASSP,以及 ASIC解决方案相比,大幅度降低了成本。不论是用作协处理器还是SoC,Altera FPGA在您的工业应用中都具有以下优点:   1. 设计集成——使用FPGA作为协处理器或者SoC,在一个器件平台上集成 IP和软件堆栈,从而降低成本。   2. 可重新编程能力——在一个公共开发平台的一片 FPGA中,使工业设计能够适应协议、IP以及新硬件功能的发展变化。   3. 性能调整——通过FPGA中的嵌入式处理器、定制指令和IP模块,增强性能,满足系统要求。   4. 过时保护——较长的 FPGA 产品生命周期,通过 FPGA 新系列的器件移植,延长工业产品的生命周期,保护硬件不会过时。   5. 熟悉的工具——使用熟悉的、功能强大的集成工具,简化设计和软件开发、IP集成以及调试。

    标签: FPGA 工业应用

    上传时间: 2014-12-28

    上传用户:rnsfing

  • FPGA/CPLD与USB技术的无损图像采集卡

    介绍了外置式USB无损图像采集卡的设计和实现方案,它用于特殊场合的图像处理及其相关领域。针对图像传输的特点,结合FPCA/CPLD和USB技术,给出了硬件实现框图,同时给出了PPGA/CPLD内部时序控制图和USB程序流程图,结合框图和部分程序源代码,具体讲述了课题中遇到的难点和相应的解决方案。

    标签: FPGA CPLD USB 图像采集卡

    上传时间: 2014-12-28

    上传用户:q123321

  • 这些ppt文件详细介绍了使用Altera公司FPGA芯片编程时的注意问题

    这些ppt文件详细介绍了使用Altera公司FPGA芯片编程时的注意问题,包含时序、EBA、LPM库等,还有一些实用技巧供学习。对于使用Altera FPGA的同志会有帮助,但全部为英文编写,请注意。

    标签: Altera FPGA 详细介绍

    上传时间: 2014-01-27

    上传用户:偷心的海盗

  • Altera FPGA 封装信息大全

    本文档是Altera(INTEL)FPGA的封装信息大全,所有INTEL FPGA的封装信息均可找到,适用于PCB工程师,结构工程师使用

    标签: altera fpga

    上传时间: 2022-03-09

    上传用户:

  • Quartus II的FPGA CPLD开发

    1Quartus II软件的安装2Quartus II软件的使用、开发板的使用本章将通过3个完整的例子,一步一步的手把手的方式完成设计,完成这3个设计,并得到正确的结果,将会快速、有效的掌握在Altera Quartusll软件环境下进行FPGA设计与开发的方法、流程,并熟悉开发板的使用。2.1原理图方式设计3-8译码器一、设计目的1、通过设计一个3-8译码器,掌握祝组合逻辑电路设计的方法。2、初步了解Quartusll采用原理图方式进行设计的流程。3、初步掌握FPGA开发的流程以及基本的设计方法、基本的仿真分析方法。二、设计原理三、设计内容四、设计步骤1、建立工程文件1)双击桌面上的Quartus II的图标运行此软件。

    标签: fpga cpld

    上传时间: 2022-07-18

    上传用户:

  • 通向FPGA之路-七天玩转Altera之时序篇

    网上关于Altera的教程很多,可谓浩如烟海。大体来说有两类:一是,step by step的指导如何操作Quartus软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深度,但也把大部分初学者拒之门外,不知路在何方。本系列教程的宗旨是在力求全面介绍Altera及其QuartusⅡ软件原理的基础上,对何如使用Altera FPGA进行基础设计、时序分析、验证、优化四大方面进行讲解。本篇为时序篇,推荐用两天时间掌握。其余的,基础篇需一天,验证、优化各需两天,一共七天。本教程大部分内容参考翻译 altera 官方handbook和对应的paper等资料,1.2、1.4、1.6、2.1系热心网友riple所创,笔者基本原文引用,只为阅读流畅性和更易理解做了少许改动,如造成原作者的不适,可联系笔者删除之。后续教程视读者反映情况进行适当调整和发布。

    标签: fpga altera 时序

    上传时间: 2022-07-27

    上传用户: