虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

频率

  • 频率合成与锁相技术-350页-4.4M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 频率合成与锁相技术-350页-4.4M.pdf

    标签: 350 4.4 频率合成

    上传时间: 2013-06-30

    上传用户:wangchong

  • 锁相与频率合成技术-182页-6.9M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 锁相与频率合成技术-182页-6.9M.pdf

    标签: 182 6.9 锁相

    上传时间: 2013-04-24

    上传用户:YYRR

  • 频率合成-206页-4.4M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 频率合成-206页-4.4M.pdf

    标签: 206 4.4 频率合成

    上传时间: 2013-07-10

    上传用户:lx9076

  • 基于单片机的数字频率计的设计-68页-0.7M.pdf

    专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf

    标签: 0.7 68 单片机

    上传时间: 2013-07-09

    上传用户:nbdedu

  • 一种具有频率自动跟踪功能的超声波电机驱动电源的设计.rar

    超声波电机(Ultrasonic Motor,简称USM)是近二十年来发展起来的一种新原理微型电机,该类电机不同于传统的电磁感应电机,它是利用压电陶瓷的逆压电效应激发超声振动,借助弹性体谐振放大,通过摩擦耦合使运动体产生旋转或直线运动。这种电机具有结构紧凑、响应快、低速大力矩、不受电磁干扰、断电自锁等优点,在微型机械、机器人、精密仪器、家用电器、汽车、航空航天等方面有着广泛的应用前景。 二十多年来超声波电机的研究取得了很大的进展,有些机型已经逐步产业化。为了适应超声波电机推广应用和产业化发展的需要,必须加强电机驱动控制技术的研究工作。目前,小型化、通用化、高性能的驱动电源和简单、实用的控制技术已成为国内外研究的热点。本文总结了国内外关于超声波电机的驱动控制技术以及其驱动电源的设计理论与经验,分析了电机的阻抗特性及其谐振频率漂移的影响因素。在此基础上,本文提出了基于保持电机驱动电压、电流间相位差恒定不变的频率跟踪方法,设计了一种新型的超声波电机驱动电源。 本文开展的主要研究工作如下: (1)简要介绍了超声波电机的基本原理、独特优点、发展历史以及本论文的选题意义和主要内容。 (2)分析了超声波电机的阻抗特性,在此基础上研究了电机频率漂移的原因及不利影响,总结了各种实现频率跟踪的方法。 (3)在理论分析的基础上,提出了基于保持超声波电机驱动电压、电流间相位差恒定不变的频率跟踪方法,该方法可以由锁相环CD4046实现。 (4)对所设计的超声波电机驱动电源进行实验,从实验结果可知该电源能够有效地驱动电机,并且频率跟踪的效果较好,电机转速的变化可稳定在4%左右。

    标签: 频率 自动跟踪 电机驱动电源

    上传时间: 2013-06-27

    上传用户:星仔

  • 基于VHDL语言设计数字频率计.rar

    基于VHDL的数字频率计的设计(非常的实用

    标签: VHDL 语言 数字频率

    上传时间: 2013-06-06

    上传用户:我们的船长

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率

    上传时间: 2013-06-05

    上传用户:wys0120

  • UC3842/UC3843系列频率计算

    许多资料上都写有UC3842/3的频率计算公式,有的资料上为:1.72/Rt×Ct;也有的资料上为:     1.8/Rt×Ct,其实这些公式都为近似值,条件为

    标签: UC 3842 3843 频率计算

    上传时间: 2013-06-12

    上传用户:telukeji

  • 基于FPGA的频率特性测试仪的研制

    频率特性测试仪(简称扫频仪)是一种测试电路频率特性的仪器,它广泛应用于无线电、电视、雷达及通信等领域,为分析和改善电路的性能提供了便利的手段。而传统的扫频仪由多个模块构成,电路复杂,体积庞大,而且在高频测量中,大量的分立元件易受温度变化和电磁干扰的影响。为此,本文提出了集成化设计的方法,针对可编程逻辑器件的特点,对硬件实现方法进行了探索。 本文对三大关键技术进行了深入研究: 第一,由扫频信号发生器的设计出发,对直接数字频率合成技术(DDS)进行了系统的理论研究,并改进了ROM压缩方法,在提高压缩比的同时,改进了DDS系统的杂散度,并且利用该方法实现了幅度和相位可调制的DDS系统-扫频信号发生器。 第二,为了提高系统时钟的工作频率,对流水线算法进行了深入的研究,并针对累加器的特点,进行了一系列的改进,使系统能在100MHz的频率下正常工作。 第三,从系统频率特性测试的理论出发,研究如何在FPGA中提高多位数学运算的速度,从而提出了一种实现多位BCD码除法运算的方法—高速串行BCD码除法;随后,又将流水线技术应用于该算法,对该方法进行改进,完成了基于流水线技术的BCD码除法运算的设计,并用此方法实现了频率特性的测试。 在研究以上理论方法的基础上,以大规模可编程逻辑器件EP1K100QC208和微处理器89C52为实现载体,提出了基于单片机和FPGA体系结构的集成化设计方案;以VerilogHDL为设计语言,实现了频率特性测试仪主要部分的设计。该频率特性测试仪完成扫频信号的输出和频率特性的测试两大主要任务,而扫频信号源和频率特性测试这两大主要模块可集成在一片可编程逻辑器件中,充分体现了可编程逻辑器件的优势。 本文首先对相关的概念理论进行了介绍,包括DDS原理、流水线技术等,进而提出了系统的总体设计方案,包括设计工具、语言和实现载体的选择,而后,简要介绍了微处理器电路和外围电路,最后,较为详细地阐述了两个主要模块的设计,并给出了实现方式。

    标签: FPGA 频率特性 测试 仪的研制

    上传时间: 2013-06-08

    上传用户:xiangwuy

  • AVR频率

    AVR单片机频率计的设计与原理图+源码,自主研发,适合有一定经验的人员。

    标签: AVR 频率

    上传时间: 2013-06-03

    上传用户:huangzchytems