虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

组合逻辑电路

数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。而时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。
  • 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块

    简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。

    标签: FPGA VHDL 模块

    上传时间: 2016-03-20

    上传用户:qq521

  • 数字电路与逻辑设计 电子教案 doc

    数字电路与逻辑设计 电子教案 doc

    标签: 数字电路 逻辑设计 电子教案

    上传时间: 2013-06-08

    上传用户:eeworm

  • 数字电路与逻辑设计-电子教案-15.0M-doc.zip

    专辑类-电子基础类专辑-153册-2.20G 数字电路与逻辑设计-电子教案-15.0M-doc.zip

    标签: M-doc 15.0 zip 数字电路

    上传时间: 2013-04-24

    上传用户:啊飒飒大师的

  • 嵌入式系统外围接口电路的复杂可编程逻辑器件实现

    嵌入式系统外围接口电路的复杂可编程逻辑器件实现

    标签: 嵌入式系统 外围接口电路 可编程逻辑器件

    上传时间: 2013-08-31

    上传用户:zhouli

  • 《数字电路与逻辑设计》答案

    数字电路与逻辑设计

    标签: 数字电路 逻辑设计

    上传时间: 2013-11-14

    上传用户:honyeal

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-17

    上传用户:看到了没有

  • 煤矿瓦斯自动排放智能组合开关设计

    详细讨论了煤矿井下瓦斯自动排放系统的智能组合开关设计方法。通过研究煤矿井下掘进面通风的特点和规律,总结出一种掘进面自动排放瓦斯方案,在此基础上设计了瓦斯自动排放系统,着重讨论了作为该系统控制核心的智能组合开关设计方法,阐述了装置内部总线控制结构、硬件电路、软件逻辑的原理。经验证,该装置的性能指标完全满足应用要求,运行可靠稳定,能够应对井下掘进面复杂的使用环境。

    标签: 煤矿瓦斯 开关 自动 组合

    上传时间: 2014-01-10

    上传用户:llwap

  • 这个是用muxpulsII制作的有时钟功能的电路是属于数字逻辑的

    这个是用muxpulsII制作的有时钟功能的电路是属于数字逻辑的

    标签: muxpulsII 时钟 数字逻辑 电路

    上传时间: 2015-03-02

    上传用户:xcy122677

  • 用于逻辑分析仪的组合字触发程序,带四级触发字和一个屏蔽字,当满足触发条件是输出高电平,复位后清零

    用于逻辑分析仪的组合字触发程序,带四级触发字和一个屏蔽字,当满足触发条件是输出高电平,复位后清零

    标签: 触发 逻辑分析仪 组合 程序

    上传时间: 2015-06-08

    上传用户:ouyangtongze

  • 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计

    介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性。

    标签: FPGA ASIC 多功能 可编程逻辑器件

    上传时间: 2014-07-27

    上传用户:llandlu