基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示 9.5.1 脉冲周期的测量原理 9.5.2 周期计的工作原理 9.5.3 周期测量模块的设计与实现 9.5.4 forever循环语句的使用方法 9.5.5 disable禁止语句的使用方法 9.5.6 时标信号发生模块的设计与实现 9.5.7 周期计的Verilog-HDL描述 9.5.8 周期计的硬件实现 9.5.9 周期测量模块的设计与实现之二 9.5.10 改进型周期计的Verilog-HDL描述 9.5.11 改进型周期计的硬件实现 9.5.12 两种周期计的对比
标签: Verilog-HDL 周期 9.5 脉冲
上传时间: 2015-09-16
上传用户:皇族传媒
应用VHDL、CPLD、EDA开发软件设计数字系统,能够显著增强设计的灵活性,提高产品的性能,减轻设计的工作量,缩短设计周期。传统的“固定功能集成块+连线”的设计方法正逐步地缩小应用范围,而基于芯片的设计方法正成为电子系统设计的主流。VHDL语言、CPLD/FPGA、EDA开发软件已成为设计复杂数字电路系统的重要工具。
上传时间: 2014-12-08
上传用户:Yukiseop
IEEE软件生命周期过程管理标准 IEEE Standard for Information Technology - Software Life Cycle
标签: IEEE Information Technology Standard
上传时间: 2014-11-11
上传用户:xlcky
利用duffing振子检测微弱信号频率的matlab程序。可以检测与周期策动力频率相差0.03之内的微弱信号频率。信噪比达到-68db
上传时间: 2013-12-31
上传用户:Breathe0125
对周期排布的介质柱上钻有小孔的结果进行平面波的分析
上传时间: 2015-09-22
上传用户:dreamboy36
本设计以AT89C52为核心,充分利用AT89C52的三个定时/计时器,采用测量N个周期信号波形的算法.实现了频率,周期高精度的测量.
上传时间: 2015-09-24
上传用户:上善若水
频率测量和周期测量的基本方法是采用以固定时钟作为参考时钟,分别测量单个周期的计数为周期,单位时间的计数为频率。但是由于被测信号的频率不同,测量精度会发生变化,采用低频测量周期,高频测量频率,然后分别求倒数,便可得到对应的频率和周期
上传时间: 2013-12-23
上传用户:奇奇奔奔
本人所传是周期图代码,希望能够对大家能有所帮助.
上传时间: 2015-09-30
上传用户:牛津鞋
自己编的周期图法谱估计,对初学者有所帮助,内还有一本书可供参考
上传时间: 2014-01-19
上传用户:jennyzai
傅里叶变换和傅里叶变换的性质,周期信号和非周期信号的频谱分析,卷积和卷积定理,抽样信号的傅里叶变换和抽样定理,相关、能量谱和功率谱.
上传时间: 2014-01-01
上传用户:从此走出阴霾