近年来提出的光突发交换OBS(Optical.Burst Switching)技术,结合了光路交换(OCS)与光分组交换(OPS)的优点,有效支持高突发、高速率的多种业务,成为目前研究的热点和前沿。 本论文围绕国家“863”计划资助课题“光突发交换关键技术和试验系统”,主要涉及两个方面:LOBS边缘节点核心板和光板FPGA的实现方案,重点关注于边缘节点核心板突发包组装算法。 本文第一章首先介绍LOBS网络的背景、架构,分析了LOBS网络的关键技术,然后介绍了本论文后续章节研究的主要内容。 第二章介绍了LOBS边缘节点的总体结构,主要由核心板和光板组成。核心板包括千兆以太网物理层接入芯片,突发包组装FPGA,突发包调度FPGA,SDRAM以及背板驱动芯片($2064)等硬件模块。光板包括$2064,发射FPGA,接收FPGA,光发射机,光接收机,CDR等硬件模块。论文对这些软硬件资源进行了详细介绍,重点关注于各FPGA与其余硬件资源的接口。 第三章阐明了LOBS边缘节点FPGA的具体实现方法,分为核心板突发包组装FPGA和光板FPGA两部分。核心板FPGA对数据和描述信息分别存储,仅对描述信息进行处理,提高了组装效率。在维护突发包信息时,实时查询和更新FEC配置表,保证了对FEE状态表维护的灵活性。在读写SDRAM时都采用整页突发读写模式,对MAC帧整帧一次性写入,读取时采用超前预读模式,对SDRAM内存的使用采取即时申请方式,十分灵活高效。光板FPGA分为发射和接收两个方向,主要是将进入FPGA的数据进行同步后按照指定的格式发送。 第四章总结了论文的主要内容,并对LOBS技术进行展望。本论文组帧算法采用动态组装参数表的方法,可以充分支持各种扩展,包括自适应动态组装算法。
上传时间: 2013-05-26
上传用户:AbuGe
激光测距是激光技术在军事上最早和最成熟的应用,自1961.年美国休斯飞机公司研制成功世界上第一台激光测距机之后,激光测距技术发展迅速。如今,它已经被广泛运用于军用领域和民用领域。为了进一步提高我国激光测距水平,研制更高性能激光测距机依然是我国国防科技研究中的重要课题之一。其中,测距精度是激光测距机的一个重要参数。而激光测距机能否准确的检测激光回波信号将直接影响测距精度。 脉冲激光测距系统主要包括激光发射子系统、激光回波探测子系统、回波检测与主控子系统、终端显示子系统等组成。其中设计高精度激光回波检测与主控子系统是实现高精度激光测距的核心问题。传统激光回波检测与主控子系统通常采用分立元件和小规模集成电路设计,电路复杂且精度较低。随着数字电路设计技术的发展,已出现大规模可编程逻辑器件FPGA(现场可编程门阵列)和CPLD(复杂可编程逻辑器件)。采用FPGA代替传统的分立元件和小规模集成电路来设计激光回波检测与主控子系统,不仅提高了回波检测精度,同时简化了整个测距系统的设计。 本文研究了将激光回波信号直接送入FPGA进行检测的方案。同时,采用这种方案设计了一种激光回波检测系统,并把它成功运用在一引信项目中。这种方案电路设计简单,易于实现。在实际应用中,由于激光回波探测子系统只是完成由光信号到电信号的转换及简单放大,理论分析和试验结果均表明,采用该方案进行回波检测的精度较低,这种回波检测方法也只能应用在测距精度要求低的项目中。 为了满足另一高精度测距项目的需要,在FPGA直接进行激光回波检测方案的基础上,设计了一种高精度激光回波检测系统。文中介绍了其实现原理,理论上分析了该系统所能达到的回波检测精度及整机测距系统的测距精度。与第一种方案相比,该方案引入了超高速数据采集电路。由于采样速率高达lGsps,该方案实现的难点在于如何保证数据采集电路的稳定工作。文中从总体方案的设计,到器件的选型,硬件电路板的实现等方面做了详细的阐述,最终完成了系统硬件电路设计。接着介绍了系统程序设计。后面给出了试验测试结果,该系统工作稳定,性能良好。系统设计中引入的超高速数据采集电路有着广泛的应用,为其他相关设计提供了参考。最后,对全文做了工作总结,并给出了接下来的后续工作与展望。 本文在高速FPGA对激光回波信号检测方向取得了一定的成果,为进一步研究提供了参考价值。
上传时间: 2013-06-13
上传用户:cy1109
光纤陀螺仪是激光陀螺的一种,它采用的是Sagnac干涉原理,以激光作为光源,用光纤构成环形光路并检测出由正反时针沿光纤传输的两束光,随光纤环转动而产生的两路激光束之间的相位差,由此计算出旋转的角速度。本论文所讨论的干涉型闭环光纤陀螺的实现是基于DSP和PGGA两个数字器件所搭建起来的,本章围绕着这两个器件来说明整个闭环光纤陀螺的构成和工作原理。在整个系统中,DSP和PGGA分别担任同的角色,分别完成不同的功能。总的说来,PGGA主要实现整个系统的时序控制和闭环回路,以及为DSP提供原始滤波数据;而DSP主要的工作是从PGGA那里取来第一个加法器输出的数据作为原始数据,再对数据进行滤波处理,最后的处理结果作为转速的信息送给捷联惯导系统。文章主要围绕着如何提高陀螺的灵敏性能和稳定性来展开。分别从软件和硬件两个方面来讨论如何提高陀螺的性能。软件方面主要讨论了前端采样信号处理;陀螺转速信息的滤波输出以及闭环的调节。硬件方面主要讨论了如何提高系统的稳定性、减小干涉信号的噪声以及如何处理好DSP和PGGA之间的通信问题。 实践表明,运用文中所讨论的方法,陀螺的灵敏度和稳定性都有一定的提高,理论和方法切实有效。
上传时间: 2013-04-24
上传用户:中国空军
随着集成电路频率的提高和多核时代的到来,传统的高速电互连技术面临着越来越严重的瓶颈问题,而高速下的光互连具有电互连无法比拟的优势,成为未来电互连的理想替代者,也成为科学研究的热点问题。目前,由OIF(Optical Intemetworking Forum,光网络论坛)论坛提出的甚短距离光互连协议,主要面向主干网,其延迟、功耗、兼容性等都不能满足板间、芯片间光互连的需要,因此,研究定制一种适用于板级、芯片级的光互连协议具有非常重要的研究意义。 本论文将协议功能分为数据链路层和物理层来设计,链路层功能包括了协议原语设计,数据帧格式和数据传输流程设计,流量控制机制设计,协议通道初始化设计,错误检测机制设计和空闲字符产生、时钟补偿方式设计;物理层功能包含了数据的串化和解串功能,多通道情况下的绑定功能,数据编解码功能等。 然后,文章采用FPGA(Field Programmable Gate Array,现场可编程门阵列)技术实现了定制协议的单通道模式。重点是数据链路层的实现,物理层采用定制具备其功能的IP(Intellectual Property,知识产权)——RocketIO来实现。实现的过程中,采用了Xilinx公司的ISE(Integrated System Environment,集成开发环境)开发流程,使用的设计工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文对实现的协议进行了软件仿真和上扳测试,访真和测试结果表明,实现的单通道模式,支持的最高串行频率达到3.5GHz,完全满足了光互连验证系统初期的要求,同时由RocketIO的高速串行差分口得到的眼图质量良好,表明对物理层IP的定制是成功的。
上传时间: 2013-06-28
上传用户:guh000
随着信息产业的不断发展,人们对数据传输速率要求越来越高,从而对数据发送端和接收端的性能都提出了更高的要求。接收机的一个重要任务就是在于克服各种非理想因素的干扰下,从接收到的被噪声污染的数据信号中提取同步信息,并进而将数据正确的恢复出来。而数据恢复电路是光纤通信和其他许多类似数字通信领域中不可或缺的关键电路,其性能决定了接收端的总体性能。 目前,数据恢复电路的结构主要有“时钟提取”和“过采样”两种结构。基于“过采样”的数据恢复方法的关键是过采样,即通过引入参考时钟,并增加时钟源个数的方式来代替第一种方法中的“时钟提取”。与“时钟提取”的数据恢复方法相比,基于“过采样”的数据恢复方法在性能上还有较大的差距,但是后者拥有高带宽、立即锁存能力、较低的等待时间和更高的抖动容限,更易于通过数字的方法实现,实现更简单,成本更低,并且这是一种数字化的模拟技术。如果能通过“过采样”方法在普通的逻辑电路上实现622.08Mb/s甚至更高速率的数据恢复,并将它作为一个IP模块来代替专用的时钟恢复芯片,这无疑将是性能和成本的较好结合。 本文主要研究“过采样”数据恢复电路的基本原理,通过全数字的设计方法,给出了在低成本可编程器件FPGA上实现数据恢复电路两种不同的过采样的实现方案,即基于时钟延迟的过采样和基于数据延迟的过采样。基于时钟延迟的过采样数据恢复电路方案,通过测试验证,其最高恢复的数据传输率可达到640Mb/s。测试结果表明,采用该方案实现的时钟恢复电路可工作在光纤通信系统STM-4速率级,即622.08MHz频率上,各方面指标基本符合要求。
上传时间: 2013-04-24
上传用户:axxsa
光电子器件模型与OEIC模拟 作者:陈维友;杨树人;刘式墉 本书是作者多年来在光电子器件电路模型和光电集成回路计算机辅助分析研究方面的工作总结。
上传时间: 2013-04-24
上传用户:lty6899826
FPGA是一种可通过用户编程来实现各种数字电路的集成电路器件。用FPGA设计数字系统有设计灵活、低成本,低风险、面市时间短等好处。本课题在结合国际上FPGA器件方面的各种研究成果基础上,对FPGA器件结构进行了深入的探讨,重点对FPGA的互连结构进行了分析与优化。FPGA器件速度和面积上相对于ASIC电路的不足很大程度上是由可编程布线结构造成的,FPGA一般用大量的可编程传输管开关和通用互连线段实现门器件的连接,而全定制电路中仅用简单的金属线实现,传输管开关带来很大的电阻和电容参数,因而速度要慢于后者。这也说明,通过优化可编程连接方式和布线结构,可大大改善电路的性能。本文研究了基于SRAM编程技术的FPGA器件中逻辑模块、互连资源等对FPGA性能和面积的影响。论文中在介绍FPGA器件的体系构架后,首先对开关矩阵进行了研究,结合Wilton开关矩阵和Disioint开关矩阵的特点,得到一个连接更加灵活的开关矩阵,提高了FPGA器件的可布线性,接着本课题中又对通用互连线长度、通用互连线间的连接方式和布线通道的宽度等进行了探讨,并针对本课题中的FPGA器件,得出了一套适合于中小规模逻辑器件的通用互连资源结构,仿真显示新的互连方案有较好的速度和面积性能,在互连资源的面积和性能上达到一个很好的折中。 接下来课题中对FPGA电路的可编程逻辑资源进行了研究,得到了一种逻辑规模适中的粗粒度逻辑块簇,该逻辑块簇采用类似Xilinx 公司的FPGA产品的LUT加触发器结构,使逻辑块簇内部基本逻辑单元的联系更加紧密,提高了逻辑资源的功能和利用率。随后我们还研究了IO模块数目的确定和分布式SRAM结构中编程电路结构的设计,并简单介绍了SRAM单元的晶体管级设计原理。最后,在对FPGA构架研究基础上,完成了一款FPGA电路的设计并设计了相应的电路测试方案,该课题结合CETC58研究所的一个重要项目进行,目前已成功通过CSMC0.6μm 2P2M工艺成功流片,测试结果显示其完全达到了预期的性能。
上传时间: 2013-04-24
上传用户:6546544
一、应用可靠性概念 1、可靠性概念 2、固有可靠性与应用可靠性 3、易产生应用可靠性问题的器件 4、使用应力对可靠性的影响 二、电子元器件的选用 1、电子元器件的质量等级 2、电子元器件的选择要点 3、电子元器件的最大额定值 4、电子元器件的降额应用 三、电子元器件的可靠性应用 1、电子元器件的防浪涌应用 2、电子元器件的防静电应用 3、电子元器件的防干扰应用 4、CMOS群件的防闩锁应用 四、电子元器件的EMC应用 1、干扰来源及传播路径 2、接地与屏蔽 3、滤波 4、电缆及终端 5、差分 6、软件抗干扰 五、可靠性防护元件 1、TVS二极管 2、压敏电阻 3、PTC与NTC热敏电阻 4、专用防护元件 六、电子线路的可靠性设计 1、简化设计 2、容差与漂移设计 3、冗余设计 4、低功耗设计 5、潜在通路分析 6、电磁兼容设计 7、均衡设计 七、印制电路版的可靠性设计 1、PCB的布局设计 2、PCB的布线设计 3、PCB的热设计 4、PCB的装配 八、噪声测试作为应用可靠性保证手段 1、噪声与可靠性的关系 2、噪声用于寿命评估 3、噪声用于可靠性筛选 4、噪声用于应力损伤的早期预测
上传时间: 2013-07-28
上传用户:mh_zhaohy
一、应用可靠性概念 1、可靠性概念 2、固有可靠性与应用可靠性 3、易产生应用可靠性问题的器件 4、使用应力对可靠性的影响 二、电子元器件的选用 1、电子元器件的质量等级 2、电子元器件的选择要点 3、电子元器件的最大额定值 4、电子元器件的降额应用 三、电子元器件的可靠性应用 1、电子元器件的防浪涌应用 2、电子元器件的防静电应用 3、电子元器件的防干扰应用 4、CMOS群件的防闩锁应用 四、电子元器件的EMC应用 1、干扰来源及传播路径 2、接地与屏蔽 3、滤波 4、电缆及终端 5、差分 6、软件抗干扰 五、可靠性防护元件 1、TVS二极管 2、压敏电阻 3、PTC与NTC热敏电阻 4、专用防护元件 六、电子线路的可靠性设计 1、简化设计 2、容差与漂移设计 3、冗余设计 4、低功耗设计 5、潜在通路分析 6、电磁兼容设计 7、均衡设计 七、印制电路版的可靠性设计 1、PCB的布局设计 2、PCB的布线设计 3、PCB的热设计 4、PCB的装配 八、噪声测试作为应用可靠性保证手段 1、噪声与可靠性的关系 2、噪声用于寿命评估 3、噪声用于可靠性筛选 4、噪声用于应力损伤的早期预测
标签: 应用可靠性
上传时间: 2013-04-24
上传用户:刺猬大王子
对于 LED 光源来说,调光也是比其他荧光灯、节能灯、高压 钠灯等更容易实现,所以更应该在各种类型的 LED灯具中加上调光的功能
上传时间: 2013-05-17
上传用户:qweqweqwe