一个用cpld实现的数控系统硬件直线插补器的简单方案
上传时间: 2013-08-07
上传用户:klin3139
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2013-08-08
上传用户:13817753084
针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作\\\\\\\\r\\\\\\\\n数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转\\\\\\\\r\\\\\\\\n因子地址相同,且寻址方式简单 输出采取与输入相似的存储器 运算单元同时采用3 个乘法的\\\\\\\\r\\\\\\\\n复数运算算法来
上传时间: 2013-08-08
上传用户:gxrui1991
:文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行\\\\\\\\r\\\\\\\\n分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。\\\\\\\\r\\\\\\\\n最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。
上传时间: 2013-08-09
上传用户:yangzhiwei
用 FPGA 可编程器件和 VHDL 硬件描述语言来实现 Flash 编程器
上传时间: 2013-08-10
上传用户:450976175
用fpga+usb显现的4通道800K的数据采集方案。
上传时间: 2013-08-10
上传用户:moshushi0009
用FPGA制作的NES游戏主机(80后都知道的游戏主机)的VHDL代码,在QuartusII下编译通过。有兴趣的朋友一起交流。
上传时间: 2013-08-10
上传用户:Shaikh
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
上传时间: 2013-08-11
上传用户:hn891122
FPGA串口界面调试程序,用VHDL语言实现
上传时间: 2013-08-11
上传用户:362279997
设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪
上传时间: 2013-08-11
上传用户:a155166