逐次逼近式AD转换器原理
逐次逼近式AD转换器原理
图5.4是逐次逼近式AD转换器结构框图,一般由电压比较器Nl、DA转换器、控制逻辑、移位寄存器和输出锁存器等组成。它的工作过程是
这样的:当出现启动脉冲时,移位寄存器和锁存器全清为零,故DA输出也为零。当第一个时钟脉冲到达时,最高位移位寄存器被置成1,这时
DA转换器输入为1000000,转换输出电压Eo为其满刻度的一半,它与输入电压进行比较,若Vi>Eo,则锁存器高位将1锁存(否则不锁
存),移位寄存器右移1位,此时输出为11000000,它所转换的电压Eo再与输入电压Ei进行比较,若Eo<Vi,则锁存器将该位1锁
存(否则不锁存),这时移位寄存器又右移1位。上述过程重复进行,直至移位寄存器右移溢出为止,这时右移脉冲就作为AD转换结束信号
EOC,锁存器锁存结果就是AD转换的结果。如果AD转换位数为N,则转换时间为N+1个时钟脉冲。