针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。
资源简介:针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Tu...
上传时间: 2013-10-28
上传用户:d815185728
资源简介:针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Tu...
上传时间: 2013-10-08
上传用户:回电话#
资源简介:本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交...
上传时间: 2013-04-24
上传用户:haohaoxuexi
资源简介:基于FPGA的Turbo码编译码器实现基于FPGA的Turbo码编译码器实现
上传时间: 2013-06-13
上传用户:ippler8
资源简介:基于VHDL语言的HDB3码编译码器的设计 HDB3 码的全称是三阶高密度双极性码,它是数字基带传输中的一种重要码型,具有频谱中无直流分量、能量集中、提取位同步信息方便等优点。HDB3 码是在AMI码(极性交替转换码)的基础上发展起来的,解决了AMI码在连0码过多时...
上传时间: 2015-12-21
上传用户:jeffery
资源简介:这是一个有关哈夫曼编/译码器的课程设计, 原题参见青华大学出版社出版、严巍敏主编的数据结构题集(c语言版)
上传时间: 2014-01-27
上传用户:fandeshun
资源简介:三篇关于Viterbi FPGA编译码器的优化设计文档: 1、Viterbi译码器的FPGA设计实现与优化.pdf 2、Viterbi译码器的低功耗设计.pdf 3、基于FPGA的高速并行Viterbi译码器的设计与实现.pdf
上传时间: 2013-11-27
上传用户:邶刖
资源简介:作为性能优异的纠错编码,Turbo码自诞生以来就一直受到理论界以及工程应用界的关注。TD—SCDMA是我国拥有自主知识产权的3G通信标准,该标准把Turbo码是作为前向纠错体制,但Turbo码的译码算法比较复杂并且需要多次迭代,这造成Turbo码译码延时大,译码速度慢...
上传时间: 2013-05-31
上传用户:huyiming139
资源简介:本文以Turbo码译码器的FPGA实现为目标,对Turbo码的迭代译码算法及用硬件语言实现其译码算法进行了深入研究。 本文首先在理论上对Turbo码的编译码原理进行了深入的研究,并用C语言对其MAP译码算法进行了验证仿真,接着就Turbo码MAP算法的衍生算法即LOG_MAP和M...
上传时间: 2013-04-24
上传用户:wengtianzhu
资源简介:卷积Turbo码因其优异的纠错性能越来越受人门的关注,而编码器和译码器是编码理论实际应用的重点和难点。论文根据IEEE802.16e标准,以低时延、高吞吐量、支持高时钟频率、参数可配置为目标,对卷积Turbo码编码器和译码器的FPG...
上传时间: 2013-05-19
上传用户:cuibaigao
资源简介:研制发射微小卫星,是我国利用空间技术服务经济建设、造福人类的重要途径。现代微小卫星在短短20年里能取得长足的发展,主要取决于微小卫星自身的一系列特点:重量轻,体积小,成本低,性能高,安全可靠,发射方便、快捷灵活等。在卫星通信系统中,由于传输信...
上传时间: 2013-08-01
上传用户:lili123
资源简介:可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界...
上传时间: 2013-04-24
上传用户:ziyu_job1234
资源简介:包括Turbo码编译码程序,译码算法包括sova及max-log-map算法,并有完整链路验证其性能。
上传时间: 2014-01-19
上传用户:BIBI
资源简介:使用VC++实现3G通信中Turbo码编译码程序,测试成功
上传时间: 2013-12-21
上传用户:123啊
资源简介:这是一个有关Turbo码编译码的程序,译码采用的是MAP译码方法,挺好!
上传时间: 2015-07-23
上传用户:fhzm5658
资源简介:用systemview做的一个Golay 码编译码器,可以改成matlab的程序来用。
上传时间: 2014-01-01
上传用户:LouieWu
资源简介:Turbo码编译码程序,相信对大家有用,还在学习
上传时间: 2013-12-18
上传用户:yangbo69
资源简介:基于PLD的RS码编译码器设计,用VHDL语言编写,编译通过,测试结果正确。
上传时间: 2016-01-17
上传用户:13188549192
资源简介:卷积码编译码器前段时间在学校做通信系统课程设计,选了信道卷积码编译码的课题,但在网上搜遍了也没找到它的MatLab实现,没办法,我只好在图书馆查资料自己解决了。这就是我课程设计论文的论证部分:
上传时间: 2017-01-28
上传用户:evil
资源简介:纠错码技术是一种通过增加一定冗余信息来提高信息传输可靠性的有效方法。RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误,在深空通信、移动通信、磁盘阵列、光存储及数字视频广播(DVB)等系统中具有广泛...
上传时间: 2013-07-20
上传用户:xinshou123456
资源简介:该程序是RS编译码器的MATLAB仿真程序,里面有对程序的详细说明和解释。包括编码算法和译法算法的原理,流程以及代码实现。对掌握RS码有非常好的学习价值。
上传时间: 2013-12-31
上传用户:爺的气质
资源简介:本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。
上传时间: 2013-06-16
上传用户:zfh920401
资源简介:基于SystemView的汉明码编译码器的仿真
上传时间: 2013-12-22
上传用户:wlcaption
资源简介:基于FPGA自适应高速RS编译码器的IP核设计
上传时间: 2016-05-10
上传用户:asdkin
资源简介:RS编译码器的DSP实现,首先用MATLAB仿真,最后在DSP上实现
上传时间: 2017-02-10
上传用户:D&L37
资源简介:基于vhdl的hdb3编译码器的设计与实现
上传时间: 2014-01-13
上传用户:2525775
资源简介:huffman 编译码器的实现,能够做到压缩率为80
上传时间: 2013-12-26
上传用户:baiom
资源简介:维特比译码器的asic设计的相关论文
上传时间: 2014-01-09
上传用户:wys0120
资源简介:在通信系统中,人们一直致力于信息传输的有效性和可靠性的研究,信道纠错编码技术一直是人们研究的重点。1993年,Turbo码的提出,以其接近Shannon极限的优异的译码性能在编码界引起了轰动,并成为研究纠错编码的热点课题。经过十几年的研究和发展,目前,Turb...
上传时间: 2013-07-09
上传用户:caixiaoxu26
资源简介:介绍了Turbo 码的编译码基本原理,在详细研究Log_MAP 算法的基础上,用VC6. 0 编写了状态转移表生成子程序, Turbo 交织表生成子程序和Turbo 码译码程序等几个对Turbo 码进行仿真最重要的函数,并在DSP 上实现了通用的Turbo 码编译码器
上传时间: 2013-12-21
上传用户:wxhwjf