给出了一种以单片集成PLL芯片ADF4106为核心,并通过AT89C2051单片机对ADF4106进行控制来实现锁相频率合成器的设计方法.文中在介绍了ADF4106芯片的内部功能结构的基础上,探讨了锁相频率合成器的基本原理和工作特性;给出了基于ADF4106的锁相频率合成器的硬件电路结构和软件程序设计方法.该设计经仿真测试证明,锁相效果良好,结构精简,性能可靠.