资料->【B】电子技术->【B3】传感测量->【2】遥控遥感->【RF、无线】->PT2262位码.JPG
资源简介:比较方便的实现了16位码到BCD码的转换,拿来和大家分享。
上传时间: 2015-06-17
上传用户:yyq123456789
资源简介:三星系列解锁软件(四位密码),能解所有韩机的四位码,如果有人因为误按锁机,就可以用这个软件解码了
上传时间: 2014-01-12
上传用户:rocketrevenge
资源简介:摘 要: 本文件是C8051单片机字库(GB2312)测试实验程序;使用外部22.1184MHz晶振. 功能:定义 0 ~ 3 、 A 、 F 为功能键。按"A" 键显示输入位码界面,按 0 键页位置加1,按 1 键字位置加1, 按 2 键页位置减1,按 3 键字位置减1,并在LCD上显示该汉字...
上传时间: 2015-09-02
上传用户:rocketrevenge
资源简介:自制完全成功!!!!ADC0809时钟直接使用AT89C51的ALE信号2MHz P1口段码,P2.0-3位码(P2.0为最右边数码管的位码) P0口数据输入 通道0输入,ADC0809中ST和ALE---P3.0,EOC---P3.2,CLK---ALE.OE---P3.1*/
上传时间: 2015-09-12
上传用户:qoovoop
资源简介:这是一个C51的时钟程序源代码.程序用P0口输出段码,P1口输出位码,四位显示,用PC机校时.
上传时间: 2013-12-19
上传用户:haoxiyizhong
资源简介:部分程序具体运行步骤: 放数字转换表(即段码表); 放位码表; 数据缓冲区; 临时交换区;
上传时间: 2015-10-15
上传用户:cooran
资源简介:用89c2051代替PT2272来解码PT2262发码的源程序
上传时间: 2014-01-09
上传用户:225588
资源简介:ACM/ICPC题目八位码算法实现 ACM/ICPC题目八位码算法实现
上传时间: 2014-09-06
上传用户:hfmm633
资源简介:在STC12LE4052单片机上实现红外信号的解码和发码。信号码有头码+8位码组成
上传时间: 2014-12-06
上传用户:邶刖
资源简介:一个使用VHDL设计的具有强大功能的32位CPU,这个文件包含了在Altera公司的ep1c20 FPGA的位码文件和配置文件,可以直接下载使用!
上传时间: 2013-12-09
上传用户:ljmwh2000
资源简介:一个使用VHDL设计的具有强大功能的32位CPU,这个文件包含了在Xilinx公司的ml505 FPGA上的位码文件和配置文件,可以直接下载使用!
上传时间: 2015-12-13
上传用户:yt1993410
资源简介:一个使用VHDL设计的具有强大功能的32位CPU,这个文件包含了与之配套的PCI位码文件及配置程序。
上传时间: 2014-11-07
上传用户:qazxsw
资源简介:基于数码管显示板特点:主要器件:共阳数码管工作电压:直流5伏8位独立数码管显示。内部有三极管驱动电路。段码串有限流电阻。 TTL电平控制,可以直接由单片机IO口控制。八位段码输入,8位位码输入。动态扫描显示。
上传时间: 2022-06-20
上传用户:
资源简介:《现代微机原理与接口技术》实验指导书 TPC-H实验台C语言版 1.实验台结构1)I / O 地址译码电路如上图1所示地址空间280H~2BFH共分8条译码输出线:Y0~Y7 其地址分别是280H~287H、288H~28FH、290H~297H、298H~29FH、2A0H~2A7H、2A8H~2AFH、2B0H~2B7H、...
上传时间: 2013-11-22
上传用户:sssnaxie
资源简介:红外发射接收程序 1.圈数测量:红外一体化接收头,通过外部中断引脚,1个信号加1 2.单位时间:定时器0,提供1s的时间信息 3.显示单元:8位共阴数码管,P0控制数码,P2控制位码 4.根据频率,控制状态
上传时间: 2015-08-23
上传用户:wfl_yy
资源简介:调用CodeEnglish函数 其中,参数:InStr表示需要转换的英文字串;OutStr表示接收转换后的字串缓冲;OutBuffLen表示OutStr的字节长度 功能:七位英文码转换成八位码输出 返回值:0成功,-1失败
上传时间: 2014-01-30
上传用户:weiwolkt
资源简介:本文件是字库(GB2312)测试实验程序;使用外部22.1184MHz晶振. * 功能:开机显示"铭朗科技,WWW.MLARM.COM"信息,为待机界面。定义 0 ~ 3 、 A 、 * F 为功能键。按"A" 键显示输入位码界面,按 0 键页位置加1,按 1 键字位置 * 加1,按 2 键页位...
上传时间: 2016-06-13
上传用户:wsf950131
资源简介:费诺编码的步骤: A 将概率按从大到小的顺序排列 B 按编码进制数将概率分组,使每组概率和尽可能接近或相等。 C 给每组分配一位码元 D 将每一分组再按同样原则划分,重复b和c,直到概率不再可分为止
上传时间: 2016-06-24
上传用户:xinyuzhiqiwuwu
资源简介:威尔编码,越小的值被分配了越短的码,而值越大就会分配较长的位码。因此,威尔编码在「资料值0的出现频率最高,而资料值越大的值出现频率越低」的资料中特别容易发挥其效用。威尔编码使用的资料对象是有限的。另外,因为位码被分配的数值的最小值是1,所以只...
上传时间: 2013-11-25
上传用户:youth25
资源简介:(7,4)汉明码的编码程序,实现4位信息位后加三位监督位,组成7位码组
上传时间: 2016-09-20
上传用户:xcy122677
资源简介:写号步骤: 1、将手机连通CDMA Workshop 2.7,在security选项卡里的 spc中点击读取,将000000填入spc里的方框,点击spc钮选择send, 于是显示spc解锁成功。 2、点击“nam”选项卡,将min填入10位码(就是imsi码去掉46003剩下的),将mcc填入460,mnc填入03...
上传时间: 2013-12-29
上传用户:ainimao
资源简介:实现8段数码管显示.利用本代码,可以动态显示一行数据.并且利用了段码和位码的使用.
上传时间: 2013-12-19
上传用户:lhw888
资源简介:#include "STC90.h" #include < intrins.h > #define uchar unsigned char #define uint unsigned int #define led_port P1 sbit IR_RE = P3^2; sbit led_r = P1^3; sbit led_g = P1^4; sbit led_b = P1^5; sbit led_wd = P1^7; sbit K1 =P3^0 ; ...
上传时间: 2016-07-02
上传用户:184890962
资源简介:FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和8位LED数码管显示的QUARTUS II 12.0工程文件,包括完整的设计文件.V源码,可以做为你的学习及设计参考。module ds18b20lcd1602display ( Clk, Rst, DQ, //18B20数据端口 Txd, ...
上传时间: 2022-01-30
上传用户:
资源简介:本书分三部分介绍在美国广泛应用的、高功能的M68HC11系列单片机(8位机 ,Motorola公司)。内容包括M68HC11的结构与其基本原理、开发工具EVB(性能评估板)以及开发和应用技术。本书在介绍单片机硬、软件的基础上,进一步介绍了在美国实验室内,如何应用PC机...
上传时间: 2013-10-27
上传用户:rlgl123
资源简介:PT2262/2272是一种CMOS工艺制造的低功耗低价位通用编解码电路,是目前在无线通讯电路中作地址编码识别最常用的芯片之一。PT2262/2272最多可有12位(A0-A11)三态地址端管脚(悬空,接高电平,接低电平),任意组合可提供531441地址码,PT2262最多可有6位(D0-...
上传时间: 2013-11-11
上传用户:miaochun888
资源简介:介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器...
上传时间: 2013-10-17
上传用户:cc1915
资源简介: 为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正...
上传时间: 2013-11-12
上传用户:xiaowei314
资源简介:介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器...
上传时间: 2013-12-13
上传用户:yzhl1988
资源简介: 为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正...
上传时间: 2013-10-09
上传用户:小宝爱考拉