虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

您现在的位置是:虫虫下载站 > 资源下载 > 技术资料 > 基于DSP_Builder的并行中值滤波算法的设计与实现

基于DSP_Builder的并行中值滤波算法的设计与实现

  • 资源大小:292 K
  • 上传时间: 2024-06-10
  • 上传用户:hbsun
  • 资源积分:2 下载积分
  • 标      签: DSP_Builder 中值滤波

资 源 简 介

· 摘要:  研究了一种适合采用现场可编程逻辑(FPGA)消除图像随机噪声的算法以及用DSP Builder实现该算法的硬件电路设计.结合FPGA并行计算的特点,采用滑动窗口和模块化设计思想,对常规中值滤波算法的结构进行改进,提高了算法的运算速度,简化硬件结构.通过仿真和FPGA验证结果表明,该算法可以有效消除图像随机噪声,同时处理延时短,可以满足嵌入式系统的实时性要求.&nbs

相 关 资 源

您 可 能 感 兴 趣 的