本文以实现高清格式的AVS实时编码器为目标,作者负责帧间编码和整数变换量化的研究及其实现。通过对AVS编码器帧间编码主要模块算法特点和复杂度的分析,在基于FPGA的平台上,针对帧间编码中的复杂模块和整数变换量化模块设计了相应的硬件实现构架,以提供编码器所需要的实时性能。 本文给出了帧间编码中参考像素调度、运动搜索失真度运算阵列以及整数变换、量化模块的详细硬件设计及实现过程。最后在ModelSim环境下建立了硬件模块测试平台,完成了对整个设计的RTL级的仿真验证,分析数据表明所设计模块能够满足编码器的实时要求。