虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

您现在的位置是:虫虫下载站 > 资源下载 > 技术资料 > 数据链系统中的信道编译码仿真与FPGA实现.rar

数据链系统中的信道编译码仿真与FPGA实现.rar

  • 资源大小:3892 K
  • 上传时间: 2023-09-27
  • 上传用户:zhengtiantong
  • 资源积分:2 下载积分
  • 标      签: FPGA 数据链

资 源 简 介

数据链技术作为当今军用信息技术的核心,从其登上军事舞台开始,表现出来的战略和战术意义引起了各国的高度关注。随着科学技术的不断发展,信息战、电子战不断深化,各国对数据链的依赖程度不断提升,可以预见数据链在未来的战争中的作用日益深远。 @@ 本论文以“Link-16战术数据链系统”为基础,针对系统中的纠错编码技术进行研究。文章首先简要地介绍了战术数据链系统中的关键技术以及系统的基本模型。随后,根据纠错编码的基本理论,结合战术数据链系统的具体特点,在对数据链的主要纠错编码技术(CRC、RS码、交织)理论分析基础上,给出了一种编译码方案设计并通过建模仿真上对其性能进行了分析;在此基础上,用硬件描述语言对系统进行了逻辑仿真实现:最后,给出了验证方法和验证结果。 @@ 本文主要完成以下两部分工作: @@ 数据链模型搭建及其MATLAB仿真。根据数据链协议标准,构建级联码(CRC、RS、交织)的信道编码模型。为了对所提出的级联码信道编码方案进行评估,本文在不同的信道条件下将其应用于战术数据链系统中并对系统性能进行了分析与设计。仿真结果表明,采用CRC、RS级联码信道编码方案,经过编译码后,战术数据链系统的性能得到了很大的改善,获得了较大的编码增益。 @@ FPGA实现、验证。针对数据链通信硬件处理的实时性,采用FPGA器件来实现完成编译码方案。结合具体的报文结构和消息格式,我们对CRC、RS级联码模块接口进行了整体系统设计,并根据设计需要对其中的关键模块进行优化、实现。其中对CRC数据并行处理和RS译码算法实现是本文的重点。在对RS译码中的关键方程进行实现的时候,采用了MEA的迭代结构以提高电路工作速度、减小资源消耗。综合结果表明达到了设计要求。 @@关键词:数据链;信道编译码;FPGA;仿真

相 关 资 源