·摘要: 针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder软件设计了32阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试,测试结果表明:采用该方法设计FIR滤波器简单易行,可缩短设计进程,设计出的滤波器的性能稳定可靠,达到了预期目标.
发送: “MPS新能源” 获取验证码,验证成功后下载文件。