FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
资源简介:FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
上传时间: 2013-08-30
上传用户:432234
资源简介:FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
上传时间: 2015-10-14
上传用户:lps11188
资源简介:FPGA时序分析文档。不错,应该有帮助。喜欢的朋友下载看看
上传时间: 2013-05-19
上传用户:yyq123456789
资源简介:FPGA时钟设计程序代码,可调整时间,六位显示。
上传时间: 2015-12-23
上传用户:稀世之宝039
资源简介:EP2C CYCONLY 系列的FPGA时钟测试程序,是由内部时钟分频后,点亮数码显示灯来证明的。绝对好用的程序。编写的执行效率很高
上传时间: 2014-01-13
上传用户:leehom61
资源简介:首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的...
上传时间: 2013-10-09
上传用户:ssj927211
资源简介:首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的...
上传时间: 2013-11-21
上传用户:himbly
资源简介:本文内容来源于实际工程项目,属于FPGA技术在航空电子系统中的应用范畴。该项目的主要任务是通过设计—总线适配器将嵌入式航路控制器接入航电总线,使之成为航空电子系统的一部分。本文主要介绍航电总线适配器的设计,包括总线适配器接口协议分析、系统总体规...
上传时间: 2013-05-22
上传用户:小强mmmm
资源简介:在数字化、信息化的时代,数字集成电路应用得非常广泛。随着微电子技术和工艺的发展,数字集成电路从电子管、晶体管、中小规模集成电路、超大规模集成电路(VLSIC)逐步发展到今天的专用集成电路(ASIC)。但是ASIC因其设计周期长,改版投资大,灵活性差等缺陷制...
上传时间: 2013-07-05
上传用户:acon
资源简介:现场可编程门阵列(FPGA)能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,故广泛地应用在电子系统中。最新的FPGA都采用了层次化的布线资源结构,与以前的结构发生了很大的变化。由于FPGA布线资源的固定性和有限性,因此需要开发适用于...
上传时间: 2013-04-24
上传用户:long14578
资源简介:FPGA核心知识详解与开发技巧对初级FPGA工程师而言,必须掌握FPGA相关基础知识、精通硬件描述语言、熟练数字电路设计、加强工程项目的实践。应广大初级FPGA工程师/FPGA爱好者之需,电子发烧友网策划整合并隆重推出FPGA核心知识详解与开发技巧电子书,以后会陆...
上传时间: 2022-05-02
上传用户:XuVshu
资源简介:本书系统讲解通信网络领域Xilinx FPGA内部的IP硬核。以流行的Xilinx Virtex-6型号芯片举例,涵盖Xilinx FPGA在通信领域主流的IP核,阐述Xilinx FPGA时钟资源和DCM、PLL和MMCM时钟管理器的特性和使用方法;介绍基于Block RAM资源生成ROM、RAM、FIFO和CAM核...
上传时间: 2022-06-11
上传用户:
资源简介:DSP的使用正呈爆炸式发展。OFDM、GPS相关器、FFT、FIR滤波器或H.264之类计算密集型算法在从移动电话到汽车的各种应用中都很常见。设计人员实现DSP有三种选择:他们可以使用DSP处理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其极...
上传时间: 2013-10-29
上传用户:xymbian
资源简介:随着电子技术的快速发展,各种电子设备对时间精度的要求日益提升。在卫星发射、导航、导弹控制、潜艇定位、各种观测、通信等方面,时钟同步技术都发挥着极其重要的作用,得到了广泛的推广。对于分布式采集系统来说,中心主站需要对来自于不同采集设备的采集数...
上传时间: 2013-08-05
上传用户:lz4v4
资源简介:FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性...
上传时间: 2013-04-24
上传用户:变形金刚
资源简介:用FPGA实现FFT的算法分析,硬件介绍!
上传时间: 2013-08-05
上传用户:qq1604324866
资源简介:影响FPGA设计中时钟因素的探讨,能帮组FPGA的设计
上传时间: 2013-08-05
上传用户:wkxiian
资源简介:高速FPGA系统的信号完整性测试和分析,能帮助学习FPGA
上传时间: 2013-08-05
上传用户:妄想演绎师
资源简介:基于FPGA和PLL的函数信号发生器时钟部分的实现
上传时间: 2013-08-08
上传用户:xzt
资源简介:FPGAcpld结构分析 pga的EDA设计方法 FPGA中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用FPGA设计的DRAM控制器 用cpld器件实现24位同步计数器的设计
上传时间: 2013-08-10
上传用户:yph853211
资源简介:大型设计中FPGA的多时钟设计策略,希望有需要的人喜欢
上传时间: 2013-08-14
上传用户:zhichenglu
资源简介:分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对...
上传时间: 2013-08-20
上传用户:herog3
资源简介:FPGA异步时钟设计中的同步策略,需要
上传时间: 2013-08-23
上传用户:540750247
资源简介:通过FPGA产生时钟的VHDL源码,QII7.1下调试通过
上传时间: 2013-08-24
上传用户:wtrl
资源简介:FPGA输出数据的时频域分析GUI界面,\r\n可观察信号的时域频域波形,星座图眼图等特性
上传时间: 2013-08-27
上传用户:ommshaggar
资源简介:FPGA的静态分析,很不错,只是我自己也没有弄的十分明白
上传时间: 2013-08-28
上传用户:zhangyi99104144
资源简介:基于FPGA的新型数据位同步时钟提取(CDR)实现方法
上传时间: 2013-08-28
上传用户:huyahui
资源简介:FPGA的时钟详细讲解,可以让你更加熟悉的了解FPGA的时钟设计。
上传时间: 2013-08-29
上传用户:1101055045
资源简介:CPLD/FPGA设计中的时钟应用讲解 及其实例
上传时间: 2013-09-01
上传用户:3到15
资源简介:基于FPGA的直接数字合成器的设计与分析的代码程序,代码格式为VHDL
上传时间: 2013-09-02
上传用户:ifree2016