在采用FPGA开发DDS时,常需要写波表,十分麻烦...己通过调试。
资源简介:在采用FPGA开发DDS时,常需要写波表,十分麻烦...己通过调试。
上传时间: 2015-10-29
上传用户:小码农lz
资源简介:在嵌入式FPGA开发环境(ISE7.1)下的Huffman编解码的程序.
上传时间: 2013-08-21
上传用户:lepoke
资源简介:工程师在用Keil开发程序时,在代码性能要求较高的场合,需要对代码段的执行时间作统计。比如在做LED显示屏软件扫描程序,或一些定时采集数据程序,如果在软件仿真的时候就能够清晰知道代码段的运行时间,那就可以对程序进行优化,或者插入汇编代码(asm)达到最...
上传时间: 2015-11-17
上传用户:GavinNeko
资源简介:在嵌入式FPGA开发环境(ISE7.1)下的Huffman编解码的程序.
上传时间: 2016-06-13
上传用户:caiiicc
资源简介:首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的...
上传时间: 2013-10-09
上传用户:ssj927211
资源简介:首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的...
上传时间: 2013-11-21
上传用户:himbly
资源简介:在接收信号的数字化、软化的实现中,数字下变频起着重要的作用。本文首先介绍了数字下 变频的组成结构,然后详细分析了数字下变频的工作原理,描述了在实现数字下变频时,设计方案所 采用的高效滤波器———CIC 滤波器和多相抽取滤波器的结构和原理。最后,用通...
上传时间: 2013-11-29
上传用户:kernaling
资源简介:时钟程序 用于FPGA开发板上 在LCD1602上显示时,分,秒,十分之一秒
上传时间: 2016-07-11
上传用户:yepeng139
资源简介:浅析基于Vxworks的LANE软件设计.pdf 文章分析了在通信协议开发中采用实时多任务操诈系统进行进程规划时影响协议性能的关键因素,同时局域网仿真(LANE)实现为倒,依据实践应用结果,提出了一些高效的北理策略和方法
上传时间: 2014-01-21
上传用户:开怀常笑
资源简介:频率合成技术广泛应用于通信、航空航天、仪器仪表等领域,目前,常用的频率合成技术有直接频率合成、锁相频率合成和直接数字频率合成(DDS)等。其中DDS是一种新的频率合成方法,是频率合成的一次革命。全数字化的DDS技术由于具有频率分辨率高、频率切换速度快...
上传时间: 2013-07-05
上传用户:suxuan110425
资源简介:频率合成技术广泛应用于通信、航空航天、仪器仪表等领域,目前,常用的频率合成技术有直接频率合成、锁相频率合成和直接数字频率合成(DDS)等。其中DDS是一种新的频率合成方法,是频率合成的一次革命。全数字化的DDS技术由于具有频率分辨率高、频率切换速度快...
上传时间: 2013-04-24
上传用户:yx007699
资源简介:在Altera的FPGA开发板上运行第一个FPGA程序,以后我还会陆续发布这方面的代码
上传时间: 2013-08-10
上传用户:windwolf2000
资源简介:lab1——FPGA这个文件中体统了如何如何使用verilog Hdl以及如何使其在FPGA开发板上实现
上传时间: 2013-08-18
上传用户:qwe1234
资源简介:基于FPGA的DDS和周期合成技术在EIS中的应用,caj格式
上传时间: 2013-08-26
上传用户:lhll918
资源简介:在无线传送领域,基于FPGA 的DDS 实现的几种方式
上传时间: 2013-09-01
上传用户:ttpay
资源简介:This white paper discusses how market trends, the need for increased productivity, and new legislation have accelerated the use of safety systems in industrial machinery. This TÜV-qualified FPGA design methodology is changing the paradigms...
上传时间: 2013-11-05
上传用户:维子哥哥
资源简介:以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用...
上传时间: 2013-11-06
上传用户:songkun
资源简介:本人最近在为某统计局开发项目时,涉及到在网页上动态生成图片的问题,费了一天的时间,终于搞定,为帮助大家在以后遇到同样的问题时不走弯路,现将设计思想及源代码公布出来,与大家共勉。以下代码在Windows2000成功测试通过,Web应用服务器采用Allaire公司的Jr...
上传时间: 2015-11-10
上传用户:duoshen1989
资源简介:本文介绍了一种基于现场可编程门阵列FPGA器件的电子密码锁的设计方法。重点阐述了红外遥控电子密码锁的整体架构设计;介绍了一种由PT2248作为发送器,MIM-R1AA 38KHZ红外一体化接收解调器作为接收器的红外遥控系统的构建方法;详细说明了如何运用EDA技术自顶...
上传时间: 2013-06-25
上传用户:cy1109
资源简介:当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多...
上传时间: 2013-05-29
上传用户:frank1234
资源简介:本文介绍了一种基于现场可编程门阵列FPGA器件的电子密码锁的设计方法。重点阐述了红外遥控电子密码锁的整体架构设计;介绍了一种由PT2248作为发送器,MIM-R1AA 38KHZ红外一体化接收解调器作为接收器的红外遥控系统的构建方法;详细说明了如何运用EDA技术自顶...
上传时间: 2013-06-19
上传用户:111111112
资源简介:利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。
上传时间: 2013-08-10
上传用户:zhuyibin
资源简介:在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
上传时间: 2013-08-30
上传用户:宋桃子
资源简介:ETL-002 FPGA开发板是以Altera公司的最新系列Cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学...
上传时间: 2013-10-29
上传用户:1477849018@qq.com
资源简介:2008年,我参加了几次可编程器件供应商举办的技术研讨会,让我留下深刻印象的是参加这些研讨会的工程师人数之多,简直可以用爆满来形容,很多工程师聚精会神地全天听讲,很少出现吃完午饭就闪人的现象,而且工程师们对研讨会上展出的基于可编程器件的通信、消...
上传时间: 2013-10-21
上传用户:copu
资源简介:This white paper discusses how market trends, the need for increased productivity, and new legislation have accelerated the use of safety systems in industrial machinery. This TÜV-qualified FPGA design methodology is changing the paradigms...
上传时间: 2013-11-14
上传用户:zoudejile
资源简介:以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用...
上传时间: 2013-12-22
上传用户:forzalife
资源简介:使用CCS信息DSP编程4-实现Host和DSP通信。在用CCS2.0进行TI的DSP的软件开发之时,用于实现主机和DSP的通信。
上传时间: 2014-11-30
上传用户:cc1915
资源简介:此设计采用Verilog HDL硬件语言设计,在掌宇开发板上实现. 将整个电路分为两个子模块,一个提供同步信号(H_SYNC和V_SYNC)及像素位置信息;另一个接收像素位置信息,并输出颜色信号。这样便于进行图形修改,同时也容易实现
上传时间: 2015-04-11
上传用户:myworkpost
资源简介:在MATLAB中开发震动相关仿真时需要用到的
上传时间: 2013-12-21
上传用户:csgcd001