一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的井下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路复杂。FPGA(现场可编程门阵列)作为一种新兴的可编程逻辑器件,具有较高的集成度,能将编解码电路集成在一片芯片上,而HDB3码(三阶高密度双极性码)具有解码规则简单,无直流,低频成份少,可打破长连0和提取同步方便等优点。基于上述情况,本文提出了基于FPGA的}tDB3编译码设计方案。 该研究的总体设计方案包括用MATLAB进行HDB3编译码算法的验证,基于FPGA的HDB3码编译码设计与仿真,结果分析与比较三大部分。为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真;最后将算法验证结果与仿真结果作一对比,分析该研究的可行性与可靠性。 研究表明,基于FPGA的HDB3编译码设计具有体积小,译码简单,编程灵活,集成度高,可靠等优点。
资源简介:一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的井下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路...
上传时间: 2013-05-26
上传用户:teddysha
资源简介:一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的井下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路...
上传时间: 2013-04-24
上传用户:siguazgb
资源简介:一种基于FPGA的曼彻斯特编译码电路设计
上传时间: 2013-11-14
上传用户:geshaowei
资源简介:一种基于FPGA的曼彻斯特编译码电路设计
上传时间: 2013-11-18
上传用户:洛木卓
资源简介:基于vhdl的HDB3编译码器的设计与实现
上传时间: 2014-01-13
上传用户:2525775
资源简介:本文论述了在整个无线收发系统中用软件的方法实现信道编译码系统的功能。实现了一种基于FPGA的信道编译码方法,并给出了VHDL语言的实现方法及仿真波形。信道编译码系统包括发射端的信道编码和接收端的信道译码两大部分。信道编码部分包括汉明编码、基带信号调...
上传时间: 2013-12-25
上传用户:saharawalker
资源简介:基于FPGA的RS编译码器实现 我是新手 刚学的写的很简单的代码
上传时间: 2014-12-03
上传用户:003030
资源简介:基于FPGA的JPEG编解码器设计,采用流水线优化解决时间并行性问题,提高DCT/IDCT模块的运行速度。
上传时间: 2013-08-31
上传用户:taa123456
资源简介:MPEG-4是目前非常流行的视频压缩标准,基于MPEG-4的视频处理系统有两种体系结构:可编程结构和专用结构.可编程结构灵活,适用范围广,易于升级,但电路复杂,电路功耗大.专用视频编解码器结构硬件开销小,处理速度高.该文主要研究专用的MPEG-4视频编解码芯片设计方法...
上传时间: 2013-06-15
上传用户:it男一枚
资源简介:基于FPGA的JPEG编解码器设计,采用流水线优化解决时间并行性问题,提高DCT/IDCT模块的运行速度。
上传时间: 2015-10-28
上传用户:fnhhs
资源简介:随着电子工业应用领域需求的增长,要实现复杂程度较高的数字电子系统,对数据处理能力提出越来越高的要求。定点运算已经很难满足高性能数字系统的需要,而浮点数相对于定点数,具有表述范围宽,有效精度高等优点,在航空航天、遥感、机器人技术以及涉及指数运...
上传时间: 2013-04-24
上传用户:咔乐坞
资源简介:近年来,大容量数据存储设备主要是机械硬盘,机械硬盘采用机械马达和磁片作为载体,存在抗震性能低、高功耗和速度提升难度大等缺点。固态硬盘是以半导体作为存储介质及控制载体,无机械装置,具有抗震、宽温、无噪、可靠和节能等特点,是目前存储领域所存在问...
上传时间: 2013-05-28
上传用户:sssnaxie
资源简介:基于FPGA的LCD&VGA控制器设计 字数不够
上传时间: 2013-08-05
上传用户:ginani
资源简介:基于FPGA的乐曲发生器电路设计 附含源代码(quartersii环境下运行)
上传时间: 2013-08-07
上传用户:pwcsoft
资源简介:优秀硕士论文,基于FPGA的雷达信号模拟器设计,对学FPGA的,特别是学雷达的同学有很好的参考价值
上传时间: 2013-08-10
上传用户:dianxin61
资源简介:为了满足对随机数性能有一定要求的系统能够实时检测随机数性能的需求,提出了一种基于FPGA的随机数性能检测设计方案。根据NIST的测试标准,采用基于统计的方法,在FPGA内部实现了对随机序列的频率测试、游程测试、最大游程测试、离散傅里叶变换测试和二元矩阵...
上传时间: 2013-11-13
上传用户:lliuhhui
资源简介:基于FPGA的数字滤波系统设计
上传时间: 2013-11-07
上传用户:erkuizhang
资源简介:以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用...
上传时间: 2013-11-06
上传用户:songkun
资源简介:基于FPGA的误码率测试仪设计基于FPGA的误码率测试仪设计
上传时间: 2013-08-02
上传用户:1159797854
资源简介:为了满足对随机数性能有一定要求的系统能够实时检测随机数性能的需求,提出了一种基于FPGA的随机数性能检测设计方案。根据NIST的测试标准,采用基于统计的方法,在FPGA内部实现了对随机序列的频率测试、游程测试、最大游程测试、离散傅里叶变换测试和二元矩阵...
上传时间: 2015-01-01
上传用户:瓦力瓦力hong
资源简介:基于FPGA的数字滤波系统设计
上传时间: 2015-01-01
上传用户:fudong911
资源简介:以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用...
上传时间: 2013-12-22
上传用户:forzalife
资源简介:UCLINUX2.6核下的vga驱动。基于framebuffer机理。硬件设计采用基于FPGA的软核NIOSII设计。
上传时间: 2015-10-03
上传用户:拔丝土豆
资源简介:基于FPGA的分频器设计,已经通过了仿真(VHDL语言编写)
上传时间: 2013-12-14
上传用户:haoxiyizhong
资源简介:基于CPLD的USB下载电缆设计.rar
上传时间: 2015-10-31
上传用户:清风冷雨
资源简介:今今日电子--基于FPGA的PCI总线接口设计 (图)日电子--基于FPGA的PCI总线接口设计 (图)今日电子--基于FPGA的PCI总线接口设计 (图)
上传时间: 2016-02-19
上传用户:sevenbestfei
资源简介:基于FPGA的正弦波发生器设计,有一定的参考价值,写的比较详细
上传时间: 2016-09-19
上传用户:lunshaomo
资源简介:基于FPGA的频率计模块设计,带quartus下的图形文件
上传时间: 2017-04-22
上传用户:xcy122677
资源简介:基于FPGA的交织编码器设计,主要讲叙如何在FPGA上实现交织编码器。
上传时间: 2017-05-28
上传用户:xjz632
资源简介:基于FPGA的乐曲发生器电路设计 附含源代码(quartersii环境下运行)
上传时间: 2014-01-07
上传用户:sammi