一、DVCC-51NET实验仪系统部分原理
系统部分原理图如下图所示,系统部分由CPU8XC51、上电复位电路、低位地址锁存器74LS373、地址译码器74LS138、仿真插座、全部总线(P0口作数据总线D0~D7、经74LS373锁存输出的低位地址线A0~A7、P1口、P2口作高位地址总线A8~A15、P3口)引出插孔、用户晶振插座等组成。CPU8X51位置在仿真调试用户实验程序时,用于接入小仿真器;对调试好的实验程序,可以由专用编程器写入CPU8X51芯片后直接插入该位置,即可独立运行用户实验程序。